Download DVD-Video Recorder
Transcript
DVD-Video Recorder DVDR3355 CLASS 1 LASER PRODUCT Conteúdo Especi?cações Técnicas Localização dos Paineis Instruções de Segurança Instruções Mecânicas Atualização da Memória ROM Fluxos de Manutenção Diagrama em Bloco Diagrma de Conexões Painel analógico- Formas de ondas Painel analógico- Layout Painel analógico- Vídeo frontal Painel analógico- Entrada-Saída Vídeo Painel analógico- Entrada-Saída Áudio Painel analógico- Fonte de alimentação Processamento de Multi áudio Conversor de áudio Painel analógico Digital- Entrada-Saída Painel analógico Unidade de Controle Painel analógico- Layout Painel Frontal Painel Frontal Entrada de áudio/vídeo Layout Pinel Frontal standby Painel Digital- Processador Traseiro Painel Digital- Memória Painel Digital- Camada Fisíca Painel Digital- Processador Entrada de Vídeo Painel Digital- Interfaces Layout Circuito e descrição de IC Vista Explodida Impresso no Brasil Dez/2005 Sujeito a Alterações Todos o Página 2 2 4 6 9 12 21 23 24 26 28 29 30 31 32 33 34 35 36 38 39 40 41 42 43 44 45 46 47 49 73 s Direitos Reservados 4806 727 17313 2 DVDR3350H 1. Especificação Técnica e Conexões 1.1 Localização dos Paineis Disco-Rígido Painel Digital Painel Analógico PSU 1.2 HDD Capacity 1.3 1.4.4 Diversidade da Matriz DVDR3350H DVDR3360H DVDR3370H 80GB 160GB 250GB Fonte de alimentação Consumo Consumo em standby : : : : : Desempenho Analógico de Áudio- HiFi: Resposta de frequência em Cinch (L+R) saída : 100 Hz - 10 kHz / 0 ± 3dB S/N de acordo com DIN 45405, 7, 1967 e teste padrão standard PHILIPS sinal de vídeo : ≥ 45dB Distorção de harmônia (1 kHz, ± 25 kHz desvio) : ≤ 1.5% Sistema NTSC-M 1.4.2 RF - Loop Through: Relação de frequência : 45 - 860 MHz Ganho: (ANT IN - ANT OUT) : ≥ -6dB Interferência de rádio / entrada max. de tensão, em 75Ω, método de 3 tons ( ≤ -40dB) : sem limite 1.4.3 Desempenho de Áudio: RF Tuner Teste equipmento: Fluke 54200 Gerador sinal de TV Teste streams: Philips Standard teste padrão 1.4.1 Desempenho de Vídeo: Canal 25 / 503,25 MHz, Teste padrão: teste padrão standard. Nível RF 74dB μV Medido na saída Cinch Resposta de frequência : 0.1 - 3.58 MHz -1 ± 3dB 127V /37 110V - 240V /55 220V - 240V /75/97 25 W (típico) <3W 1.4.6 1.4 Receiver: PLL sintonizando com AFC para melhor recepção Relação de frequência : 55 - 805 MHz Sensibilidade em 40 dB S/N : ≤ 60dBμV em 75 Ω (video unweighted) 1.4.5 Geral: Motor Básico Modulador: Modulação de vídeo : 80%±15% Resposta de frequência : 0 ± 3dB, 0...4.2MH Modulação de áudio 1kHz tom : ± 12kHz, tol. ± 4kHz 1.4.7 Sintonizando Sintonizando Procura Automática Explorando tempo sem antena : tip. 3 min. Nível parado (visão carregado) : ≥ 37dBμV Sintonia máxima -erro durante operação : ± 100 kHz Sintonia Manual Seleção manual no modo “STORE” DVDR3350H 1.5 Entradas/Saídas Analógicas 1.7 Desempenho de àudio DVD 1.5.1 Entrada Externa (Traseira) 1.7.1 Saída Traseira Cinch Tensão de saída modo 2 canais : 2Vrms ± 1dB Canal sem balanço (1kHz) : <1dB Crosstalk 1kHz : >100dB Crosstalk 20Hz-20kHz : >87dB Resposta de frequência 20Hz-20kHz : ±0.2dB max Taxa sinal/ruído (A-resistência) : >90dB Relação dinâmica 1kHz : >83dB Distorção e ruído 1kHz : >83dB Distorção e ruído 20Hz-20kHz : >75dB Distorção intermodução : >70dB Mute : >95dB Atenuação saída de faixa: : >40dB above 30kHz Video - Y/C (Hosiden) de acordo IEC 933-5 Sobreposição do nível DC no pino 4 - carga ≥ 100kΩ < 2.4V é detectado como 4:3 taxa aspecto > 3.5V é detectado como 16:9 taxa aspecto 1.5.2 Tensão entrada Y Impedância de entrada Y Tensão de entrada C Impedância de entrada C : : : : Video Cinch Tensão de entrada Impedância de entrada : 1 Vpp ± 3dB : 75 Ω Audio Cinch Tensão de entrada Impedância de entrada : 2.2 Vrms max. : > 10k Ω 1 Vpp ± 3dB 75 Ω burst 300 mVpp ± 3dB 75 Ω : 2 Vrms max. : > 10k Ω Video - Cinch Tensão de entrada Impedância de entrada : 1 Vpp ± 3dB : 75 Ω Video - YC (Hosiden) de acordo IEC 933-5 Sobreposição do nível DC no pino 4 (carga ≥ 100 k Ω): < 2.4V é detectado como 4:3 taxa aspecto > 3.5V é detectado como 16:9 taxa aspecto Tensão de entrada Y Impedância de entrada Y Tensão de entrada C Impedância de entrada C 1.5.3 : : : : 1 Vpp ± 3dB 75 Ω burst 300 mVpp ± 3dB 75 Ω Saída 1 Component Video Cinch Y/Pb/Pr / Progressive Scan de acordo EIO-770-1-A, EIA-770-2-A Audio - Cinch Tensão de saída Impedância de saída 1.5.4 1.6 1.6.1 1.8 Saída Digital 1.8.1 Coaxial CDDA / LPCM MPEG1, MPEG2, AC3 audio DTS Conectores de Entrada Frontal Áudio/Video Audio Tensão de entrada Impedância de entrada Saída : de acordo IEC60958 : de acordo IEC61937 : de acordo IEC61937 correção 1 1.9 Entrada de Vídeo Digital (IEEE 1394) 1.9.1 Aplicações Standards Acordo implementado: IEEE Std 1394-1995 IEC 61883 - Parte 1 IEC 61883 - Parte 2 SD-DVCR (02-01-1997) Especificação do consumidor usando VCR digital 6.3 mm fita magnética - dec. 1994 Acordo de conexão mecânica: Anexo A do 61883-1 1.10 Dimensões e Peso Altura do pé Com a bandeja fechada Com a bandeja aberta Peso sem caixa Peso na caixa : : : : : 5.5mm WxDxH :435x285x65mm WxDxH :435x422x65mm app. 4 kg ± 0.5 kg app. 6.0 kg 1.11 Potência de saída do Laser & Comprimento da Onda : 2 Vrms max : < 2k Ω 1.11.1 DVD Saída durante leitura Saída durante escrita Comprimento da onda 2 Video - Y/C (Hosiden) Tensão de saída Y C Impedância de saída Y, C : 1 Vpp ± 3dB : burst 300 mVpp ± 1dB : 75 Ω Video - Cinch Tensão de saída Impedância de saída : 1 Vpp ± 1dB : 75 Ω Audio - Cinch Tensão de saída Impedância de saída : 2 Vrms max : < 1k Ω : 1.0mW : 30mW : 650nm 1.11.2 CD Saída de potência Comprimento da Onda : 1.0mW : 780nm 1.12 Velocidade de escrita Tipo do disco (Função) Veloc. Rotação disco ler velocidade do CD 7X CAV (25Hz) ler velocidade do DVD 4X CAV (40Hz) Desempenho de Vídeo DVD velocidade DVD+RW 2.4X ZCAV Todas saídas carregadas com 75 Ohm SNR- medição sobre largura da faixa total sem resistência. velocidade DVD+R 2.4X ZCAV Todas as Saídas SNR Largura da faixa 3 : > 48dB : 4.2 MHz - 3dB 4 DVDR3350H 2. Informações de segurança, Notas Gerais & Exigência de Sem Clumbo 2.1 Instruções de Segurança 2.2 Cuidados 2.1.1 Segurança geral 2.2.1 Geral Os regulamentos de segurança requerem que durante um reparo: • Conecte a unidade aos cabos principais um transformador de isolamento. • Recoloque os componentes de segurança, indicados pelo símbolo , somente pelos componentes idênticos aos originais. Qualquer outra substituição de componente (com exceção do tipo original) pode aumentar o risco de fogo ou choque elétrico. Os regulamentos de segurança requerem que depois de um reparo, você deve retornar a unidade na sua condição original. Preste atenção, particularmente, nos seguintes pontos: • Distribua os fios e cabos corretamente, e repare-os com os acampamentos montados do cabo. • Verifique a isolação da condução dos fios principais para danos externos. • Verifique a resistência elétrica DC entre os fios dos plugs principais e o lado secundário: 1. Desplugue os cabos principais, e conecte um fio entre os dois pinos do plugue principal. 2. Ajuste os fios do interruptor principal na posição “ON” (mantenha o cabo dos fios principais plugados!) 3. Meça o valor da resistência entre os fios dos plugues principais e do painel frontal, controle e botão de chassis. 4. O reparo ou a unidade correta quando a resistência está sendo medida é de menos de 1 MΩ. 5. Verifique isto, antes de retornar a unidade ao cliente / usuário (ref. UL- padrão no. 1492). 6. Mude a unidade para “OFF”, e remova o fio entre os dois pinos do plugue principal. 2.1.2 Segurança de laser Essa unidade emprega um laser. Somente pessoal de serviço qualificado pode remover a tampa, ou tente prestar serviços de manutenção nesse dispositivo (devido a possível ferimento nos olhos). Unidade do dispositivo de Laser Tipo: laser semi-condutor GaAlAs Comprimento de onda: 650 nm (DVD) Energia de saída: 20 mW (DVD+RW writing) : 0.8 mW (leitura de DVD) : 0.3 mW (leitura de VDC/CD) Divergência do feixe: 60 graus • Todos os ICs e muitos outros semicondutores são suscetíveis as descargas eletrostáticas (ESD, ") a manipulação descuidada durante o reparo pode reduzir a vida drasticamente. Certifique-se que durante o reparo, você está no mesmo potencial que a massa do aparelho por uma pulseira com resistência. Mantenha os componentes e ferramentas na mesma potência. Equipamentos de proteção disponíveis ESD: - Kit completo ESD3 (pequenas TABLEMAT, WRISTBAND, caixa de conexão, cabo de extensão e fio terra) 4822 310 10671. - Verificador Wristband 4822 344 13999 • Tenha cuidado durante a medida da seção viva da tensão. O lado primário da fonte de energia (pos. 105), incluindo o dissipador de calor, carrega a tensão viva dos fios principais quando você conecta o aparelho nos fios principais (mesmo quando o aparelho está desligado!). É possível tocar nas trilhas e nos componentes de cobre nesta área preliminar desprotegida, quando você prestar serviços de manutenção no aparelho. O pessoal de serviço deve tomar precauções para evitar tocar esta área ou componentes desta área. Um “lightning stroke” e uma listra marcada impressa no painel de fiação, indica o lado preliminar da fonte de alimentação. • Nunca substitua módulos ou componentes enquanto a unidade estiver ligada. 2.2.2 Laser • O uso de instrumentos ópticos com este produto irá aumentar o perigo de atingir o olho. • Apenas o pessoal de serviço qualificado pode remover a tampa ou tentar prestar serviço de manutenção a esse dispositivo, devido a possível ferimento nos olhos. • A manipulação do reparo deve ocorrer tanto quanto possível com um disco carregado dentro do aparelho • O texto abaixo é colocado dentro da unidade, no protetor de tampa do laser: CAUTION VISIBLE AND INVISIBLE LASER RADIATION WHEN OPEN AVOID EXPOSURE TO BEAM ADVARSEL SYNLIG OG USYNLIG LASERSTRÅLING VED ÅBNING UNDGÅ UDSÆTTELSE FOR STRÅLING ADVARSEL SYNLIG OG USYNLIG LASERSTRÅLING NÅR DEKSEL ÅPNES UNNGÅ EKSPONERING FOR STRÅLEN VARNING SYNLIG OCH OSYNLIG LASERSTRÅLNING NÄR DENNA DEL ÄR ÖPPNAD BETRAKTA EJ STRÅLEN VARO! AVATTAESSA OLET ALTTIINA NÄKYVÄLLE JA NÄKYMÄTTÖMÄLLE LASER SÄTEILYLLE. ÄLÄ KATSO SÄTEESEEN VORSICHT SICHTBARE UND UNSICHTBARE LASERSTRAHLUNG WENN ABDECKUNG GEÖFFNET NICHT DEM STRAHL AUSSETSEN DANGER VISIBLE AND INVISIBLE LASER RADIATION WHEN OPEN AVOID DIRECT EXPOSURE TO BEAM ATTENTION RAYONNEMENT LASER VISIBLE ET INVISIBLE EN CAS D’OUVERTURE EXPOSITION DANGEREUSE AU FAISCEAU Figura 2-2 2.2.3 Notas CLASS 1 LASER PRODUCT Dolby Manufaturado sob licença do Dolby Laboratories. "Dolby", "Pro Logic" e o símbolo duplo-D são marcas resgistradas do Laborató rio Dolby. © 1992-1997 Laboratório Dolby, Inc. Todos os direitos reservados. Figura 2-1 Nota: o uso dos controles ou do ajuste ou o desempenho do procedimento à excepção daqueles especificado nisto, podem resultar na exposição perigosa da radiação. Evite a exposição direta ao feixe. Figura 2-3 Trusurround TRUSURROUND, SRS e o símbolo (fig. 2-4) são marcas registra das do Laboratório SRS, Inc. A tecnologia TRUSURROUND é manufaturada sob licençã do laboratório SRS, Inc. Figura 2-4 DVDR3350H Vídeo Plus "Video Plus+" e "Plus Code" são marcas registradas do Gemstar Development Corporation. O sistema "Video Plus+" é fabricado sob a licença da Gemstar Development Corporation. • Figura 2-5 • Microvision Este produto incorpora tecnológia de proteção de cópia que é o metódo de proteção exigido da certificado U.S de patentes e outros proprietários intelectuais da própria Macrovision Corporation. O uso desta tecnológia de proteção de cópia deve ser autorizada pela Macrovision Corporation e é permitido para casa e outros limites somente com autorização da Macrovision Corporation. A desmontagem é proíbida. 2.3 Solda sem chumbo • • • • • • companhias externas. Informações especiais para ICs BGA sem chumbo: estes ICs serão entregues no chamado “pacote a seco” para proteger o IC contra umidade. Este pacote só pode ser aberto pouco antes de ser usado (soldado). Ou então o corpo do IC fica “molhado” dentro e durante o tempo de aquecimento a estrutura do IC será destruída por causa da alta temperatura dentro do corpo. Se o pacote for aberto antes do uso,, o IC deve ser esquentado por algumas horas (em torno de 90o) Para secar (pense na proteção ESD!). NÃO REUSE BGAs de modo algum! Para produtos produzidos ante de 1.1.2005, contendo ferramenta de solda com chumbo e componentes, toda a lista de peças será avaliada até o fim do período de serviço. Para reparo destes aparelhos, nada muda. No website www. atyourservice.ce.Philips.com você encontra mais informações sobe: (De) Solda BGA (+ instruções de operação bancária). Perfis de aquecimento dos BGAs e outros ICs usados em aparelhos Philips. Você encontra estas e mais informações técnicas em “magazine”, capítulo “workshop news”. A Philips CE está produzindo aparelhos sem chumbo (PBF) de 1.1.2005 para frente. Para questões adicionais, por favor, contate o help desk local. Identificação: A linha principal de um tipo de prato dá um número de série de 14 dígitos. Os dígitos 5 e 6 referem-se ao ano de produção, os dígitos 7 e 8 referem-se à semana de produção (no exemplo abaixo, é 1991 na semana 18). 3. Instrução de Uso Apesar do logo especial sem chumbo (que nem sempre é indicado), ONE MUST TREAT todos os aparelhos de sua data pra frente de acordo com as regras descritas abaixo. • • Com a tecnologia sem chumbo, algumas regras devem ser respeitadas pelo workshop durante o reparo: Use apenas ferramentas de solda sem chumbo Philips SAC305 com o código de pedido 0622 149 00106. Se a pasta de solda sem chumbo é necessária, por favor contate o fabricante do equipamento de solda. No geral, o uso de pasta de solda em workshops deve ser evitada pois a pasta não é facilmente manuseada nem armazenada. Use apenas ferramentas de solda aplicáveis para ferramenta de solda sem chumbo. A ferramenta de solda deve: - Alcançar na ponta da ferramenta a temperatura de pelo menos 400o - Estabilizar o ajuste de temperatura na ponta da solda. - Troque a ponta de solda para diferentes aplicações. Ajuste sua ferramenta de solda para que a temperatura de 360o - 380o seja alcançada e estabilizada na junção da solda. O tempo de aquecimento da junção da solda não deve exceder ~ 4s. Evite temperaturas acima de 400o , ou então "wear-out" das pontas irá aumentar drasticamente e o fluxo- fluido será destruído. Para evitar "wear-out" de pontas, desligue o equipamento não usado ou reduza a temperatura. Misturar parte/ ferramenta de solda sem chumbo com partes/ ferramentas de solda com chumbo é possível mas a PHILIPS recomenda que se evite isso. Se não puder ser evitado, cuidadosamente limpe a solda da antiga ferramenta e re-solde com uma nova ferramenta. Use apenas peças originais listadas no Manual de Serviço. Materiais padrão não listados (comodities) devem ser comprados em 5 Veja o Manual no GIP. 6 DVDR3350H 4. Instruções Mecânicas 4.1 Desmontando um conjunto do componente. 4.1.2 Desmontando o Hard-Disk e Conjunto do Painél Frontal Para números do artigo, por favor veja vista explodida no Capítulo 9. 1) Remova os 4 parafusos do drive do Hard-Disk 4.1.1 Desmontando a tampa da bandeja do carregador. 1 1) Insira uma chave de fenda e empurre a alavanca na direção mostrada na Figura 4-1 para destravar a bandeja antes de deslizála para fora. 1 Figura 4-3 2) Remova os 3 parafusos e solte os 2 ganchos de pressão ao lado antes de remover o conjunto frontal. Figura 4-1 2) Remova a tampa da bandeja como mostrado na figura 4-2 2 2 2 Figura 4-4 Figura 4-2 7 DVDR3350H 3) Remova os 6 parafusos para remover o painel frontal 184 como mostra a Figura 4-5. 3) Coloque o motor básico na posição de serviço girando o motor básico na posição vertical. 3 3 Figura 4-5 Figura 4-7 4.1.3 Desmontando o Motor Básico 4.1.4 Desmontando o painel Digital 1) Remova a bandeja da tampa. 2) Remova os 4 parafusos para libertar o motor básico. 1) Remova os 4 parafusos para afrouxar o painel digital como mostrado na figura 4-8. 4 5 5 Figura 4-6 Figura 4-8 8 DVDR3350H 2) Você poderá colocar na posição de serviço girando o painel digital para a posição vertical como na figura 4-9. 3) Você poderá colocar na posição de serviço girando o painel analógico para a posição vertical como na figura 4-10. Figura 4-12 Figura 4-9 Nota: O cabo (apenas para transferir a conexão de serviço para o painel MOBO) de socket 1101 pode ser removido e utilizado para conexão hyper terminal. 4.1.5 Desmontando o painel analógico 1) Remova os 5 parafusos 246 e os 4 parafusos 254 e parafuso 230. 6 7 Figura 4-10 2) Remova 4 parafusos 270 e libere os 2 prendedores no painel. 8 9 Figura 4-11 DVDR3350H 9 5. Atualização da Memória ROM e Formatação do HDD Informações importantes • Cada um dos 3 procedimentos de upgrade deve ser gravado em 3 discos separadamente. • A Memória ROM FLASH e Memória ROM HDD devem ser compatíveis (i.e. Mesma versão no.) • O upgrade da memória ROM FLASH deve ser feita antes do upgrade da memória ROM HDD. Nota: Não pressione nenhum botão ou interrompa a energia elétrica durante o processo de upgrade, desta forma o aparelho apresentará defeito. 6. Quando o processo de upgrade for concluído a bandeja abrirá e a TV conectada ao aparelho mostrará: System is succesfuly upgraded. Remove disc from tray & reset system 5.1 Upgrade da Memória ROM A. Preparação para upgrade da memória ROM: 1. Unzip o arquivo zip. 2. Inicie o programa de Gravação de CD e crie um novo projeto de CD (disco de dados) com os seguintes ajustes: 7. Remova o disco de Upgrade e pressione o botão <OK> para confirmar. 8. A tela da TV não mostrará nada, a bandeja fechará e em segun dos o Logotipo da Philips aparecerá novamente. C. Procedimento para aplicar o upgrade da memória ROM HDD: File System: Joliet Format:: MODE1: CDROM Recording mode: SINGLE SESSION (TRACK-AT-ONCE), FINALIZED CD 1. Ligue o aparelho e abra a bandeja. 2. Insira o CDROM de upgrade preparado e feche a bandeja. 3. A TV conectada ao aparelho mostrará: Nota: Arquivo com nome longo é necessário para a preparação do upgrade disc. Software Upgrade Disc detected Select OK to start or CANCEL to exit 3. Coloque o conteúdo do arquivo zip na raíz do diretório do novo projeto CD. 4. Grave os dados em um CDR ou CD-RW virgem. 4. Pressione o botão <OK> para confirmar o upgrade (use o botão esquerda/direita para selecionar) 5. A TV conectada ao aparelho mostrará: B. Procedimento para aplicar o upgrade da memória ROM FLASH: Upgrading software, Please wait Do not switch off the power 1. Ligue o aparelho e abra a bandeja. 2. Insira o CDROM de upgrade preparado e feche a bandeja. 3. A TV conectada ao aparelho mostrará: O processo inteiro leva menos de 5 minutos. Software Upgrade Disc detected Select OK to start or CANCEL to exit 4. Pressione o botão <OK> para confirmar o upgrade (use o botão esquerda/direita para selecionar) 5. A TV conectada ao aparelho mostrará: Upgrading software, Please wait Do not switch off the power O processo inteiro leva menos de 5 minutos. Nota: Não pressione nenhum botão ou interrompa a energia elétrica durante o processo de upgrade, desta forma o aparelho apresentará defeito. 6. Quando o processo de upgrade for concluído a bandeja abrirá e a TV conectada ao aparelho mostrará: System is succesfuly upgraded. Remove disc from tray & reset system 10 DVDR3350H 7. Remova o disco de Upgrade e pressione o botão <OK> para confirmar. 6. Quando o processo de upgrade for concluído a bandeja abrirá e a TV conectada ao aparelho mostrará: 8. A tela da TV não mostrará nada, a bandeja fechará e em segundos o Logotipo da Philips aparecerá novamente. Loaded upgrade process has completed succesfully. Press OK to reboot the system. 9. Pressione <Tuner> e <Setup>. 7. Remova o disco de Upgrade e pressione o botão <OK> para confirmar. 10. No “SETUP MENU - HDD”, selecione “Delete HDD” e pressione <OK> 8. A tela da TV não mostrará nada, a bandeja fechará e em segundos o Logotipo da Philips aparecerá novamente. 11. A TV conectada ao aparelho mostrará: All video programs on the HDD will be deleted Press OK to continue. E. Como verificar a versão da memória ROM para confirmar o upgrade. 12. Pressione o botão <OK> para confirmar o delete. (Use o botão esquerda/direita para selecionar) 1. Ligue o aparelho e pressione <Setup>. 2. Pressione os botões <321> e <Select> no controle remoto. 3. Pressione <OK> para sair. O processo inteiro leva menos de 5 minutos. 5.2 Procedimento para substituir um novo HDD: Nota: Não pressione nenhum botão ou interrompa a energia elétrica durante o processo de upgrade, desta forma o aparelho apresentará defeito. 1. Substitua o HDD defeituoso por um novo HDD. 2. Ligue o aparelho e abra a bandeja. 3. Insira o disco de upgrade da memória HDD e siga “Procedimento para aplicar o upgrade da memória ROM HDD” (Veja 5.1 C). 13. Quando o processo de upgrade completar, o aparelho entrará em modo Standby. Nota: Todos os canais programados serão perdidos. D. Procedimento para aplicar o upgrade de memória ROM SERVO: 1. Ligue o aparelho e abra a bandeja. 2. Insira o CDROM de upgrade preparado e feche a bandeja. 3. A TV conectada ao aparelho mostrará: Software Upgrade Disc detected Select OK to start or CANCEL to exit 4. Pressione o botão <OK> para confirmar o upgrade (use o botão esquerda/direita para selecionar) 5. A TV conectada ao aparelho mostrará: Upgrading software, Please wait Do not switch off the power O processo inteiro leva menos de 5 minutos. Nota: Não pressione nenhum botão ou interrompa a energia elétrica durante o processo de upgrade, desta forma o aparelho apresentará defeito. O processo inteiro leva menos de 5 minutos. Nota: Não pressione nenhum botão ou interrompa a energia elétrica durante o processo de upgrade, desta forma o aparelho apresentará defeito. 4. Quando o processo de upgrade do HDD for concluído, o aparelho entrará no modo Standby. 5. Para atualizar o aparelho, siga “Upgrade da Memória ROM” (Veja 5.1) DVDR3350H NOTAS: 1. Para referência aos níveis de votagem, Não representa medidas de votagem que estão fora da escala de +- 10% dos valores específicados. 2. Para referência de soldagem e substituição de componentes, OK significa que o aparelho não apresenta problemas e está funcionando corretamente. Não - significa que o problema continua a existir. 3. Para referência de pulsos contínuos, OK - é a forma do sinal assemelhando-se a um quadrado, com ponto a ponto o nível de tensão de 3.3V + - 10% Não - significa que a medição está fora da especificação OK indicada acima 4. Para referências de ondas do seno, OK - é a forma do sinal assemelhando-se a uma onda do seno, com ponto a ponto o nível de tensão de 5.6V + - 10% (note que este nível de tensão é obtida utilizando-se um teste de sinal de 0dB). Não - significa que a medição está fora da especificação OK indicada acima. 5. Para referências de formas de ondas de vídeo, OK - É a medição de forma de onda assemelhando-se as (forma e tensão nível + - 10%) suas respectivas formas de ondas dentro da seção FORMA DE ONDA. Não - Se a forma de onda não combina (forma e tensão nível + - 10%) às formas de onda na seção de FORMA DE ONDA ou se não há nenhuma forma de onda. Lembrete: Para pontos 3 - 5, por favor consulte a seção de FORMA DE ONDA como guia. 11 12 DVDR3350H 5.3 Fluxo de Manutenção 5.3.1 Aparelho completamente apagado Cheque todas as conexões dos cabos- observe se existe cabos soltos Observe problemas com conexões Fixe cabos desconectados Não observa problemas de conexão Cheque tensão no Painel Digital conector 1501 Pino 1=3.30v Pino 2 =3.30v Pino 3 =3.30v Pino 4 =3.30v Pino 6 =12.00v Pino 9 =5.00v Pino 12 =-5.00v Não Substitua Painel Digital Não OK Cheque tensão no Painel Analógico conector 1400 Pino 1 = 12.00v Pino 3 = 5.00 v Pino 5 = 3.30v Pino 7 = -5.00v Pino 9 = 32.00v Pino 11 = -26.00v Não Substitua Painel Analógico Não OK Cheque tensão no PSU conector J5 Pino 1 = 12.00v Pino 4 = 5.00v Não Não Substitua Drive OK Cheque tensão no Painel Analógico conector 1803 Pino 10 = 5.00v Pino 13 = -26.00v Pino 14 = 12.00v OK Não Não Cheque tensão no PSU conector J6 Pino 1 = 12.00v Pino 4 = 5 00v Substitua Painel Frontal Substitua Unidade de Alimentação Substitua Disco Rígido(Após a troca do Disco Rígido, reinstale o Software do Disco Rígido) OK Retoque a solda em SDRAM (item 7211 & 7231 no Painel Digital) Substitua SDRAM (item 7211 & 7231 no Painel Digital) Não Não Substitua Disco Rígido (Após trocá-lo reinstale o software) DVDR3350H 5.3.2 O Disco Não Pode Ser Lido Cheque a alimentação do cabo do PSU conector J5 para Drive conector pino 4. As conexões podem estar soltas. Problemas visíveis com conexões Fixe o cabo conector Problemas não visíveis com conexões Cheque o cabo conector do Painel Digital conexão 1571 para Drive conector pino 40. As conexões podem estar soltas Problemas visíveis com conexões Fixe o cabo conector Problemas não visíveis com conexões Cheque tensão no PSU conector D Pino 1 = 12.00v Pino 4 = 5 00v Não Troque PSU OK Substitua cabo de Alimentação do PSU do Drive Não Substitua Carregador 5.3.3 Disco Desconhecido Cheque conexão do cabo: Cabo Alimentação do PSU conexão D do Drive conector pino 4 OK Substitua cabo de Alimentação do PSU do Drive OK Substitua Carregador 13 14 5.3.4 DVDR3350H Áudio sem Som (Reprodução) NOTA1: Para começar eliminar erros desta seção, reproduza no modo “repeat” uma onda sine 1kHz 0dB de um CD de teste. NOTA2: Todas as referências são do Painel Analógico a menos que sejam especificadas de outra forma. Cheque os cabos na conexão 1600 e 1400 no painel Analógico. As conexões podem estar soltas. Problemas visíveis com conexões Fixe os cabos conectores Problemas não visíveis com conexões Cheque tensão na conexão 1400 (Painel Analógico) Pino 1 = 12.00v Pino 3 = 5.00 v Pino 5 = 3.30v Pino 7 = -5.00v Pino 9 = 32.00v Pino 11 = -26.00v Substitua Painel Analógico Não OK Cheque Ponto de teste I613 = 11.2V –12V I624 = 3.3V I615 = alto Substitua Painel Analógico Não OK Cheque Pontos de teste no Painel Analógico I603, I604, I605, I609 = pulso “square” Substitua Painel Digital Não OK Monitor Ponto de teste I618 & I620 = 1KHz 2Vrms Onda Sine Troque Audio DAC, item 7603 no Painel Analógico OK Monitor Ponto de Teste I616 & I617 = 3.3V OK Monitor Ponto de teste I600 = -5V (alto) Troque Audio DAC, item 7603 no Painel Analógico Troque transistor item 7600 OK Monitor Ponto de teste F603 = <0.6V(baixo) OK Monitor Ponto de Teste I601 = 5V (alto) Troque Painel Digital Troque transistor item 7602 OK Monitor Ponto de teste F408 = 5V(alto) Troque PSU DVDR3350H 5.3.5 Áudio sem Som (TV & Fonte Externa) NOTA1: Para começar eliminar erros desta seção, reproduza uma onda “sine” 0dB 1kHz de um disco de teste na fonte externa que manifesta o problema. NOTA2: Todas as referências são do Painel Analógico a menos que sejam especificadas de outra forma. Problemas visíveis com conexões Cheque conexões nos conectores 1600 e 1204. As conexões podem estar soltas Fixe os cabos conectores Problemas não visíveis com conexões Não Acesse Parte 1 e então a Parte 2 Parte 1 Cheque tensão da alimentação I614 = 3.3V Não Troque ADC OK Cheque Ponto de Teste SYSCLK I608 = pulso “square” 12.28MHz F609, F610, F611 = Pulso “square ” Não Substitua Painel Digital OK Cheque linha de controle I612 = 0V (baixo) I611 = 1.7 V I610 = 1.6V Não Troque ADC OK Não Cheque I316 & I319 = onda “sine” & Check I606 & I607= onda “sine” OK Replace Analog Board Substitua o componente entre estes 2 pontos de teste (Op Amp 7300) 15 16 DVDR3350H Parte 2 Não Cheque I310 & I311 Compare com a Tabela Verdade abaixo OK Cheque MSP (7500) Xtal em I509 = 18.432MHz Cheque tensão da Alimentação em F420 = 8V I508 = 5V I515 = 5V IF MDX 7301 pino 3 & 13 = nenhuma onda “sine” Verifique entrada em MDX 7301 I300, I301, I312, I313 I314, I315, I303, I305 OK I503 = 4.5MHz 300~500mVpp Onda Sine OK OK Troque Painel Analógico Retoque a solda OU Substitua IC MSP (7500) Tabela Verdade Pino9 0 0 1 1 Pino10 0 1 0 1 Fonte áudio tuner RF entrada de Áudio Frontal Entrada de áudio traseiro Entrada de áudio traseiro 2 (condição) DVDR3350H 5.3.6 17 Nenhuma Saída de Vídeo Aparelho Ligado (Aparelho não morto) NOTA: Para certificar-se que o aparelho não está morto, você pode fazer o seguinte. 1. Veja no Display Frontal a palavra “Ch001” depois de carregado. 2. Eject a baneja e feche-a. NOTA2: Para eliminar erros desta seção, reproduza um título da Barra de Cor de 75% Cheque Painel Digital formas de onda nos pontos de teste CVBS T524 Y T522 C T523 GY T520 BPb T518 RPr T521 Não Substitua Painel Digital OK Cheque Painel Analógico forma de onda nos pontos de teste CVBS C Y D-VR D_YG D_UB Não F235 F236 F237 F238 F239 F240 Substitua cabo FFC no conector 1205 (painel analógico) OK Cheque Painel Analógico forma de onda nos pontos de teste D_YG D_UB D_VR Y C CVBS F213 F214 F215 F219 F220 F222 Não Substitua transistores correspondentes (7200, 7201, 7202, 7203, 7204, 7205) 18 DVDR3350H 5.3.7 Nenhuma Entrada de Vídeo NOTA1: Todas as referências são do Painel Analógico a menos que sejam especificadas de outra forma. NOTA2: Para problema com Entrada de Vídeo Traseira, refere-se a Seção 1.Para problemas com Entrada de Vídeo Frontal, acesse Seção 2. Seção1 Seção 2 Cheque cabo FFC no conector 1521 . A conexão pode estar solta Visível conexão solta Cheque cabo FFC no conector 1204 Painel Analógico. A conexão pode estar solta. Fixe o conector Conexão solta não visível Cheque as rachaduras no Painel Analógico (próximo ao conector 1207 cinch) Visível conexão solta Fixe o conector Conexão solta não visível Rachaduras visíveis no Painel Troque Painel Frontal Substitua Painel Analógico Rachaduras não visíveis no Painel Não Não Acesse D Acesse D D Cheque Relógio em T461 & T462 = 14.318MHz Não Substitua Cristal 1461 OK Não Cheque Entrada de Vídeo para forma de onda T525, T526, T527, T528, T529, T530, T531, T532 T533 T535 OK Cheque respectivo i/p ponto de teste do vídeo no painel analógico Não Substitua Painel Abalógico Não OK Substitua VIP (7401) IC Substitua Painel Digital DVDR3350H 5.3.8 Tuner Não Funciona NOTA: Todas as referências são do Painel Analógico Chequeas rachadurano no Painel e as aréas próximas do Tuner Não Substitua Painel Analógico OK Cheque Tensão nos Pontos de Teste I119 = 33V F101 = 5V Não Substitua PSU Não Substitua Tuner OK Cheque I100 & I102 no I2C OK Direcione acesso tuner para algum canal. Se existe vídeo e nenhum áudio então cheque MSP Xtal (item 1500) para Clock em 18.432MHz OK Substitua Tuner Não Substitua MSP Xtal (item 1500) 19 20 ANOTAÇÕES: DVDR3350H DVDR3350H DIAGRAMA EM BLOCO Front Keyboards ANALOG BOARD 1201 CONTROL LINES, AND SUPPLY LINES CONTROL LINES 1922 AFCRI CVBSFIN 5 4 AUDIO L CONTROL UNIT SLAVE MICROPROCESSOR UPD 16316GB-006 9 7 AFCLI CFIN 3 2 1 YFIN AUDIO R 1803 CONTROL LINES SCK,D_FM,D_HOST,RDY_FM,ATN_FM,HOST_RESET CVBS 1204 7 9 ANALOG AUDIO / VIDEO S-VIDEO AINFR AINFL 11 CVBSFIN 12 13 CFIN 14 15 YFIN 1551 DIGITAL BOARD INPUT/OUTPUT PROCESSING & SOURCE SELECTION 1800 For Digital Video version only 1205 Digital Video Input IEEE1394 PHY 6 YUV-YC-CVBS FLASH F439 12 1512 14 16 18 1522 20 22 D_CVBS F440 D_Y F441 D_C F442 D_V F443 D_Y1 F444 D_U CVBS AUDIO L/R CVBS-YUV-Y/C A_U 3 A_Y 5 A_C 7 VIDEO INPUT PROCESSING DIG.VIDEO 1600-1 1571 DOMINO DMN-8652 MPEG 2, AC3 CODEC TRAY CONTROL IDE BUS 1536 DIGITAL AUDIO A_BCLK A_WCLK A_DATA 18 16 A_PCMCLK DIGITAL AUDIO IDE BUS A_YCVBS 1600 AUDIO ENCODER I2S A_xCLK 21 20 Y ADC Pb Pr D_xCLK 40 14 12 D_BCLK DISC 2 I2C DDRAM DAC AUDIO L/R CVBS GND OUT2 1111 1501 12 RS232 +5V CON B 12 1671 AUDIO L/R 3V3 3V3 3V3 3V3 GND 12V GND GND 5V HDDSW GND NC (OPTION) +12V GND AUDIO PCM I2S SPDIF_OUT EEPROM 1 WRITE 1 IDE BUS READ OUT1 D_WCLK 11 D_DATA0 D_PCMCLK 9 D_KILL 7 SERVO LASER F438 9 DVD+RW ENGINE D4.3 IN-EXT A_V 1 ANALOG VIDEO S-VIDEO SERVICE POWER SUPPLY UNIT IDE BUS BUFFER 3V3 3V3 3V3 3V3 GND 12V GND GND 5V HDDSW GND NC HARD DISK RF IN - ANTENNA TUNER RF OUT - TV (LOOP THROUGH) CON D +5V GND GND +12V +5V GND +12V GND CON G 1 1 CON A 1400 12VSTBY STBY 5VSTBY DD_ON 3V3STBY IPFAIL 5NSTBY GND 33VSTBY GND VGNSTBY +5V GND GND +12V 40 11 11 12VSTBY STBY 5VSTBY DD_ON 3V3STBY IPFAIL 5NSTBY GND 33VSTBY GND VGNSTBY DIGITAL AUDIO OUT FAN 1804 21 22 DVDR3350H PAINEL ANALÓGICO - DIAGRAMA EM BLOCO CONTROLE FAN_CTRL Fan 2 I2C 3V3 I2C Bus Level Shifter RC Front Keys 1 2 Front Panel Processor NEC uPD-16316GBT INT Reset HOST_Reset AFC 2 1 35 >=1 Reset 5VSTBY I2C 5V VFT Display Supply FRONT Board Hard Disk IDE0 DIGITAL BOARD DVDR Multi Sound Processor MSP34x5 IDE1 RSA1,RSA2 Audio Switches HEF4052B Frontend Tuner STBY IPFAIL D_KILL_N >=1 KILL I2S ADC / DAC MUTE AKILL Power Supply DVDR3350H DIAGRAMA DE CONEXÕES DVDR3350H, DVDR3360H and DVDR3370H Note: To see the pin assignments, open the corresponding group by clicking the [+] / [-] icon(s) next to the left margin. Hide all groups to see block diagram and interconnections in one screen. Wire list is located at the bottom. PSU Analog board 8000 FAN1 Fan1 Mains EH 2.5mm VH 7.6mm ItemNr: 1804 Item Nr: J3 1 FAN1P 1 MAINS_L 2 FAN1N 2 MAINS_N 2p 2p 8006 FAV FCOM COM AIO VIO1 / VIO2 ANA_PS PH 2mm FFC 1mm FFC 1mm FFC 1mm FFC 1mm PH 2mm PH 2mm Item Nr: 1204 Item Nr: 1803 Item Nr: 1800 Item Nr: 1600 Item Nr: 1205 / 1206 Item Nr: 1400 120mm ANA_PS Item Nr: J2 1 FYIN 1 GND 1 GND 1 GND 1 DB_PB 1 12VSTBY 1 12VSTBY 2 GND 2 FPSCK 2 SCL0 2 ABCK 2 GND 2 PWRCTL 2 PWRCTL 3 FCIN 3 D_FM 3 SDA0 3 AWCK 3 DG_Y 3 5VSTBY 3 4 GND 4 D_HOST 4 RDY_FM 4 GND 4 GND 4 ODD_ON 4 HDD_ON 5 FCVBSIN 5 GND 5 D_FM 5 ADA0 5 DR_PR 5 3V3STBY 5 3V3STBY 5VSTBY 6 GND 6 RDY_FM 6 D_HOST 6 GND 6 GND 6 IPFAIL 6 IPFAIL 7 FAULIN 7 ATN_FM 7 GND 7 AMCK 7 DY 7 5NSTBY 7 5NSTBY 8 GND 8 HOSTRST 8 FPSCK 8 GND 8 GND 8 GND 8 GND 9 FAURIN 9 RC 9 ATN_FM 9 DBCK 9 DC 9 33VSTBY 9 33VSTBY 10 5V 10 HOSTRST 10 GND 10 GND 10 GND 10 GND 11 PWRCTL 11 TUNDET0 11 DWCK 11 DCVBS 11 VGNSTBY 11 VGNSTBY 12 PWRFAIL 12 TUNDET1 12 DDA0 12 GND 11p 11p 13 VKKN 13 AINSW0 14 12V 14 AINSW1 14 DMCK 14 GND 15 FANCTL 15 GND 15 RCVBSIN 16 FBSCRT 16 AMUTE 16 GND 17 SBSCRT0 17 AINCOAX 17 RYIN 18 SBSCRT1 18 NC 18 GND 19 GND 13 GND 13 TUCVBS 19 AINOPT 20 ODD_ON 19 RCIN 20 GND 20 GND 21 SPDIFO 21 FCVBSIN 22 GND 22 FCIN 23 GND 24 FYIN 25 GND 26 AR_PR 27 GND 28 AB_PB 29 GND 30 AG_Y 9p 14p 20p 8001 8002 340mm 480mm 22p 24p / 30p 8003 8004 8005 340mm 280mm 180mm Digital board Front board HDD 8021 FAV FCOM COM AIO VIO1 / VIO2 HDD_IDE 280mm PH 2mm FFC 1mm FFC 1mm FFC 1mm FFC 1mm IDE 2.54mm Item Nr: 1300 Item Nr: 1201 Item Nr: 1551 Item Nr: 1536 Item Nr: 1522 / 1521 Item Nr: 1671 1 1 GND 1 GND 1 GND 1 DB_PB 1 RSTN 21 DMARQ FYIN HDD_IDE IDE 2.54mm Item Nr: NA 1 RSTN 21 DMARQ 2 GND 2 SCK 2 SCL0 2 ABCK 2 GND 2 GND 22 GND 2 GND 22 GND 3 FCIN 3 D_FM 3 SDA0 3 AWCK 3 DG_Y 3 DD[7] 23 DIOWN 3 DD[7] 23 DIOWN 4 GND 4 D_HOST 4 RDY_FM 4 GND 4 GND 4 DD[8] 24 GND 4 DD[8] 24 GND 5 FCVBSIN 5 GND 5 D_FM 5 ADA0 5 DR_PR 5 DD[6] 25 DIORN 5 DD[6] 25 DIORN 6 GND 6 RDY_FM 6 D_HOST 6 GND 6 GND 6 DD[9] 26 GND 6 DD[9] 26 GND 7 FAULIN 7 ATN_FM 7 GND 7 AMCK 7 DY 7 DD[5] 27 IORDY 7 DD[5] 27 IORDY 8 GND 8 HOSTRST 8 FPSCK 8 GND 8 GND 8 DD[10] 28 CSEL 8 DD[10] 9 FAURIN 9 RC 9 ATN_FM 9 DBCK 9 DC 9 DD[4] 9 DD[4] 29 DMACKN 28 CSEL 29 DMACKN 10 5V 10 HOSTRST 10 GND 10 GND 10 DD[11] 30 GND 10 DD[11] 30 GND 11 PWRCTL 11 TUNDET0 11 DWCK 11 DCVBS 11 DD[3] 31 INTRQ 11 DD[3] 31 INTRQ 12 PWRFAIL 12 TUNDET1 12 DDA0 32 IOCS16 12 DD[12] 12 GND 12 DD[12] 13 AINSW0 13 GND 13 TUCVBS 13 DD[2] 33 DA1 14 12V 14 AINSW1 14 DMCK 14 GND 14 DD[13] 34 PDIAGN 14 DD[13] 34 PDIAGN 15 FANCTL 15 GND 15 RCVBSIN 15 DD[1] 35 DA0 15 DD[1] 35 DA0 16 FBSCRT 16 AMUTE 17 SBSCRT0 17 AINCOAX 16 GND 17 RYIN 16 DD[14] 17 DD[0] 13 DD[2] 32 IOCS16 13 VKKN 36 DA2 16 DD[14] 37 CS0N 17 DD[0] 33 DA1 36 DA2 37 CS0N 18 SBSCRT1 18 NC 18 GND 18 DD[15] 38 CS1N 18 DD[15] 38 CS1N 19 GND 19 AINOPT 19 RCIN 19 GND 39 DASPN 19 GND 39 DASPN 20 ODD_ON 20 GND 20 GND 20 Keypin 40 GND 20 Keypin 40 GND 21 SPDIFO 21 FCVBSIN 22 GND 22 FCIN 23 GND 24 FYIN 25 GND 26 AR_PR 27 GND 28 AB_PB 29 GND 30 AG_Y 9p 14p 20p 22p 24p / 30p 40p 40p 8011 USB (option) Not used 8031 USB (option) HDD_PS PH 2mm PH 2mm IDE_PSU Item Nr: 1401 Item Nr: 1502 Item Nr: NA Item Nr: J6 1 USB5V 1 USB5V 1 12VH 1 12VH 2 USBP 2 USBP 2 GND 2 GND 3 USBM 3 USBM 3 GND 3 GND 4 GND 4 GND 4 5VH 4 5VH 4p 4p IEEE1394 180mm HDD_PS EH 2.5mm 4p 8012 STBY 180mm 4p 8033 IEEE1394 DIG_PS DIPMATE PH 2mm PH 2mm PH 2mm Item Nr: 0100 Item Nr: 1219 Item Nr: 1511 Item Nr: 1501 2p 6p 6p 12p 220mm DIG_PS PH 2mm 2Item Nr: J1 12p ODD 8022 8013 ODD_IDE 220mm IDE 2.54mm IDE 2.54mm Item Nr: 1571 280mm ODD_IDE Item Nr: NA 40p 40p Standby board 8032 STBY ODD_PS DIPMATE IDE_PSU EH 2.5mm Item Nr: 0013 Item Nr: NA Item Nr: J5 2p 4p 4p Wire list Item 8000 8001 8002 8003 8004 8005 8006 8012 8013 8021 8022 8031 8032 8033 12NC 2422 070 98202 3104 157 02021 3139 241 01371 3139 241 01361 3139 111 03991 3139 110 35851 3139 110 28181 3139 110 27881 3139 110 37171 3139 241 00921 3139 241 00921 3103 601 00472 3139 241 01211 3139 110 28301 Description MAINSCORD UL 6A 2M3 VH BK B CBLE PH 9P/340/9P PH 26ST BK FFC FOIL 14P/480/14P BD 1MMP FFC FOIL 20P/340/20P BD 1MMP FFC FOIL 22P/280/22P BD 1MMP FFC FOIL 24P/180/24P BD 1MMP CWAS 11PH/11PH 120 6+5 BK 26S CBLE PH 06P/180/06P PH 26ST BK CBLE HR 02P/220/02P OE26 OS BK CBLE IDE 40P/280/40P IDE UL CBLE IDE 40P/280/40P IDE UL CBLE HR 4P/180/4P LC UL CBLE HR 04P/340/04P LC UL CBLE PH 12P/220/12P PH 26ST BK Remark Mains cord (NAFTA) Front board AV input Front board communication IO Digital board communication IO Audio IO Video IO Analog board power supply Front board IEEE1394 Front board to Standby board Hard disk drive IDE Optical disk drive IDE Hard disk drive power supply Optical disk drive power supply Digital board power supply 340mm ODD_PS 23 24 DVDR3350H PAINEL ANALÓGICO - FORMAS DE ONDAS F219 Y_OUT F220 C_OUT F222 CVBS_OUT F236 D_C F237 D_Y F238 D_VR F239 D_YG F240 D_UB I302 AFER I304 AFEL I619 ALDAC I621 ARDAC I714 D_OUT 7500MSP XTAL_IN 7500MSP XTAL_OUT DVDR3350H PAINEL ANALÓGICO - FORMAS DE ONDAS AUD_BCKI T537 AUD_BOKO T541 AUD_DAI(0) T539 AUD_DAO(0) T543 AUD_MCKI T540 AUD_MCKO T544 AUD_WCKI T538 AUD_WCKO T542 VOA_BPb T518 VOA_GY T520 VOA_RPr T521 VOA_SY T522 VOA_SC T523 VOA_CVBS T524 25 26 DVDR3350H PAINEL ANALÓGICO- LAYOUT Testpoint_AnalogBd_32694.pdf 2005-11-18 DVDR3350H PAINEL DIGITAL- LAYOUT Testpoint_DigitalBd_32683.pdf 2005-11-18 27 28 DVDR3350H ESQUEMA ELÉTRICO- PAINEL ANALÓGICO - VÍDEO FRONTAL 2 3 4 5 6 7 8 9 10 11 5V from PS 5100 7100 BC857BW 3100 I116 B CVBS_TV to IOV,FOME I117 3102 100R not used 100R 5V 5V C 8 10K 3113 7104-1 LM393D 1 TUN_DET0 2 to CU 4 15K 3108 10n 2111 4u7 50V 2112 19 D SIF1 to MSP I104 5V F100 8 18K 3109 3107 10n 10K TUN_DET1 SDA_5V 5106 I102 from/to CU I103 SCL_5V from CU F 47p not used 2104 not used 2103 I106 E to CU 4 I101 Bead 1u0 2107 22 4101 7104-2 LM393D 7 6K8 5102 I100 Bead Bead F 5 6 3110 4100 5V 5VSTBY 5103 F101 2108 2110 F103 22u 25V 5V 100n 2102 20 TUNER 3 10u I118 1100 TMQZ2 21 E 18 17 16 15 14 13 12 11 10 9 8 6 5 4 3 2 5V 10K 5107 I119 VOUT NC4 TU SIFOUT AOUT AFTOUT DATA CLK NC3 NC2 NC1 VIN CRTL PLUSB CHSW AIN 3106 33VSTBY D A 10n 33VSTBY 2109 5V 47u 6.3V 5VSTBY 2101 100n 3101 22u 25V 2114 10n F102 2113 1K0 2100 5V_FV 47p C 5V_FV 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 1101 TMQZ2 20 B 33VSTBY 21 VIDOUT AFT GND2 VTU NC5 MB RFAGC SDA SCL GND1 SIFOUT AOUT NC4 NC3 NC2 NC1 BB TUNER A 5V 18 19 5VSTBY 12 22u 1 For use with TMZH2-036 tuner only 5V 5V I108 10n 4u7 2106 2105 I114 MSW 3103 BARCODE 0803 I115 BC857BW 7102 4K7 GND 3105 GND 47K 3104 I107 6u8 H G H 47K 5104 CSW G D_CVBS AMCO 5V I105 Frontend Video FV FA0 3139_243_32694_a3_sh130_sh1.pdf 1 2 3 4 5 6 7 8 9 10 11 2005-07-08 12 0803 H7 1100 F1 1101 C1 2100 B6 2101 A11 2102 F5 2103 F6 2104 F6 2105 H3 2106 H3 2107 F4 2108 E7 2109 A11 2110 E6 2111 D5 2112 D5 2113 B2 2114 B3 3100 B4 3101 B5 3102 C4 3103 H5 3104 G5 3105 H6 3106 C8 3107 E11 3108 D8 3109 E8 3110 F8 3113 C11 4100 E4 4101 F3 5100 A11 5102 E7 5103 E5 5104 G3 5106 F7 5107 C5 7100 B5 7102 H6 7104-1 C10 7104-2 E10 F100 D9 F101 E3 F102 B2 F103 E3 I100 E6 I101 E7 I102 F6 I103 F7 I104 D6 I105 F3 I106 F3 I107 G3 I108 G6 I114 H4 I115 H5 I116 B4 I117 B5 I118 D4 I119 C4 DVDR3350H PAINEL ANALÓGICO ENTRADA/SAÍDA DE VÍDEO 2 3 4 5 6 5NESD IO0 REAR IN 2 5V 2220 10u 2202 100n 100n GND 13 A 100n 5NSTBY 4 LPR6520-G020G 12 5V 3 GND 5VSTBY GND 7200 2221 BC847BW 3207 GND_D GND GND_C GND_Y GND_C GND_D GND_V GND GND GND 150R 3209 150R 3240 I200 330R B AIN2L AIN2R IO0 150R 3208 CVBS 11 10 5V 1K0 2201 9 3200 2 AL 5VSTBY 5NESD 2200 A 8 IO0 5NSTBY F200 1208 1 AR 7 10u 1 B 100n GND GND REAR IN 2 2222 GND 5NSTBY F201 68R 7201 2223 BC847BW 150R 3241 GND GND GND 5NSTBY 5NESD 68R 1% 6212 D 3213 2207 1u0 3219 100n F218 150R GND 100n F216 2214 BC857BW 7203 100n F217 E * 8 GND GND GND GND GND 3226 100n G 10u F210 2218 5NESD 5V 2229 100n 1u0 4211 3227 7205 BC847BW F225 2216 GND REAR OUT 1 WS0 150R F223 330R GND GND 1 2 3 4 100n T-331520-10-10 3139_243_32694_a2_sh130_sh2.pdf 3 4 5 6 7 8 9 10 11 I 1201-1 5NSTBY from / to Digital Board AL AR F224 GND 3229 150R 3228 3245 HLW30S-2C7 HLW24S-2C7 F239 F240 F238 F236 F237 F235 F233 F234 F232 F231 68R 1% 2230 CVBS F222 3230 AROUT * OPTION F221 ALOUT Video In/Out IOV A_YG GND_V A_UB GND_V A_VR GND_V Y_FIN GND_V C_FIN CVBS_FIN GND_V C_REAR GND_C Y_REAR GND_Y CVBS_REAR GND_V CVBS_TU GND_D D_CVBS GND_D D_C GND_D D_Y GND_D D_VR GND_D D_YG GND_D D_UB 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 1206 * 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 1205 AINFL AINFR F247 F245 GND F246 F227 GND_D F242 F241 10u GND 2 H 150R F211 I BZX384-C12 F244 4210 GND 2217 6215 10u F243 F229 1 2 3 4 5 6 7 8 9 F226 1 5 3224 2 6 47p 2251 3223 150R * * 4202 4203 4 5NESD 5NESD F230 AINFR F220 F Y C 5NSTBY F228 AINFL 3 2212 CVBS_TV GND CFIN F219 GND 1204 B9B-PH-K CVBSFIN 2228 10u 1207-3 H GND 4207 T-331520-10-10 YFIN GND 4206 2211 6209 68R 1% GND 2210 1u0 GND 75R 1u0 * F209 3244 * * 6208 BZX384-C12 3206 1203 TCS79 1 I203 * GND 75R Y 5NESD 3205 F208 11 10 9 * * F207 BZX384-C12 * REAR IN G V U IO0 2209 6207 150R * BZX384-C12 GND 75R S-CONN GND 7 5NESD 150R 3204 GND 47p 2250 150R 3243 BZX384-C12 2227 100n 7204 BC847BW 3225 3222 6214 5NESD GND BZX384-C12 GND 5V GND GND 6213 5NESD 6206 BZX384-C12 6205 75R 3203 1% 6204 BZX384-C12 3202 GND 100n 5NSTBY BZX384-C12 5NESD 5NSTBY GND F 2226 330R GND GND GND 2208 100n GND 6203 GND 1% 75R BZX384-C12 GND GND 7 4201 5 150R 3220 2215 56R 2 330R 10u I202 150R F206 3242 4 150R 3216 2206 3221 150R 4209 F205 2213 GND 330R 3215 3 5V 7202 2225 BC847BW GND 1 6 V F215 BZX384-C12 100n 4208 Y C 3218 5V 1202 TCS79 E 1% C Y U BZX384-C12 10u 4200 F214 6211 68R 2205 5NESD 9 10 11 F213 BZX384-C12 2224 GND REAR IN S-CONN 3214 T-331520-10-10 8 100n 5NESD GND D F212 6210 I201 3111 470p 2204 BZX384-C12 75R 1% 6202 3201 GND 6201 1207-1 F203 1201-3 GND 150R 150R 3212 GND F204 T-331520-10-10 5NESD 1% GND 3211 CVBS REAR OUT 3210 100n 330R 6200 2203 5V BZX384-C12 C F202 470p 4 3 2 1 AL BZX384-C12 AR 12 2005-07-08 13 1201-1 I13 1201-3 C13 1202 E2 1203 F13 1204 H2 1205 I7 1206 I6 1207-1 C1 1207-3 G1 1208 A2 2200 A5 2201 A6 2202 A6 2203 C3 2204 C4 2205 D4 2206 E5 2207 E5 2208 F3 2209 F4 2210 G4 2211 G4 2212 G4 2213 E12 2214 E12 2215 E12 2216 H4 2217 H4 2218 H4 2220 A8 2221 A10 2222 B10 2223 C10 2224 D10 2225 D10 2226 E10 2227 F12 2228 G12 2229 H11 2230 I11 2250 E11 2251 F11 3111 C10 3200 A6 3201 D3 3202 E3 3203 F4 3204 F2 3205 G2 3206 G2 3207 A9 3208 B9 3209 B10 3210 C11 3211 C9 3212 C9 3213 E10 3214 C11 3215 E9 3216 E9 3218 D11 3219 E11 3220 E11 3221 E11 3222 F11 3223 F11 3224 G11 3225 F12 3226 F12 3227 H10 3228 H10 3229 I11 3230 H12 3240 B9 3241 C9 3242 E9 3243 E10 3244 F10 3245 H10 4200 D2 4201 E2 4202 G7 4203 G7 4206 G7 4207 G7 4208 D4 4209 E5 4210 H4 4211 H4 6200 C4 6201 C4 6202 D3 6203 E3 6204 E3 6205 F4 6206 F4 6207 F3 6208 G3 6209 G3 6210 C11 6211 D11 6212 D11 6213 G12 6214 G12 6215 H12 7200 A10 7201 C10 7202 D10 7203 E11 7204 F11 7205 H11 F200 A6 F201 B2 F202 C2 F203 C2 F204 C2 F205 E3 F206 E3 F207 G2 F208 G2 F209 G2 F210 H2 F211 H2 F212 C12 F213 C12 F214 C12 F215 D12 F216 E12 F217 E12 F218 E11 F219 F12 F220 F12 F221 H11 F222 H12 F223 I12 F224 I12 F225 H11 F226 I2 F227 I3 F228 I6 F229 I6 F230 I7 F231 I7 F232 I7 F233 I7 F234 I8 F235 I8 F236 I8 F237 I8 F238 I8 F239 I8 F240 I8 F241 H6 F242 H9 F243 H2 F244 H2 F245 I7 F246 I7 F247 I7 I200 B10 I201 C10 I202 E10 I203 F11 29 30 DVDR3350H PAINEL ANALÓGICO ENTRADA E SAÍDA DE ÁUDIO 1 2 3 4 5 6 7 8 9 REAR IN 1 GND RSA2 RSA1 AINFR AINFL 1u0 1u0 I310 I311 5VSTBY 5VSTBY GND F301 2316 5NESD 2302 5VSTBY 5NSTBY 1u0 0 1 2 3 4 2318 3 I319 100n 2319 7 VEE VSS 2308 47u 6.3V C 5NSTBY 7300-2 MC33078D 7 ALADC 6 GND I303 8 5 5NSTBY GND I302 5VSTBY I320 GND GND ARADC 2 13 3315 100K GND MC33078D 1 1K0 3314 100K 100K 3313 3312 100K 3303 1u0 3 GND 1 5 2 4 I301 8 I317 GND GND 2305 I314 I315 MDX 0 1 2 3 AIN2L 100K C I312 I313 12 14 15 11 100K 3302 1u0 3316 B 7300-1 I318 AIN2R I316 G4 1K0 GND 6 100n 3317 I300 GND GND 2304 GND 16 100K 3301 7301 HEF4052B VDD 10 0 0 9 4X 1 3 8 5NESD 2317 470p 2303 B BZX384-C12 6301 47u 6.3V GND 5NESD 2307 3300 100K 470p A 2306 GND 2301 1207-2 BZX384-C12 1u0 5 T-331520-10-10 5NSTBY 6 AL IO0 5VSTBY 2300 F300 6300 A 5NESD 7 AR GND AFER 1u0 D I304 2309 I321 4 D I305 AFEL 1u0 2310 5NSTBY I306 3304 REAR OUT 2 3310 E GND 2312 BMUTEC 5NESD 6304 5VSTBY 3306 I307 BAS316 PDTA124EU 7304 3311 AL 5 GND 470p GND 6 2315 BAS316 AR 7 2314 6306 7302 BC817-25W GND 6302 470p 2311 3305 100K ALDAC 100R I308 470p 470R 10u 16V BZX384-C12 ARDAC T-331520-10-10 E 1201-2 GND GND 6303 470p 2313 3307 100K I309 6307 BAS316 7303 BC817-25W GND 1 2 OPTION * Audio In/Out IOA 3 4 BAS316 PDTA124EU 7305 AMUTEC ALOUT 5NESD F 6305 5VSTBY AKILL GND GND F BZX384-C12 AROUT 100R 470R 10u 16V 5 6 3139_243_32694_a3_sh130_sh3.pdf 7 8 2005-07-08 9 1201-2 E9 1207-2 A1 2300 A3 2301 A2 2302 B3 2303 B2 2304 B2 2305 C2 2306 A5 2307 A5 2308 D2 2309 D2 2310 D2 2311 E4 2312 E2 2313 F4 2314 E8 2315 E8 2316 B9 2317 B9 2318 C9 2319 C9 3300 A3 3301 B3 3302 C2 3303 C3 3304 D3 3305 E3 3306 E3 3307 F3 3310 D6 3311 E6 3312 C5 3313 C5 3314 C6 3315 C6 3316 B8 3317 C8 6300 A2 6301 B2 6302 E7 6303 F7 6304 E5 6305 F5 6306 E5 6307 F5 7300-1 B9 7300-2 C9 7301 B7 7302 E5 7303 F5 7304 E5 7305 F5 F300 A2 F301 B2 I300 B2 I301 C3 I302 D2 I303 D2 I304 D2 I305 D2 I306 D2 I307 E2 I308 E5 I309 F5 I310 A6 I311 A7 I312 B6 I313 C6 I314 C6 I315 C6 I316 B8 I317 B8 I318 C8 I319 C8 I320 C8 I321 D8 DVDR3350H PAINEL ANALÓGICO - FONTE DE ALIMENTAÇÃO 1400 A1 2352 G4 2400 G1 2410 B4 2411 B4 2412 B5 2413 D4 2414 D4 2415 D5 2416 E4 2417 E4 2418 E5 3400 D2 3401 E2 3402 E2 1 3408 G5 3409 G5 3410 H4 3411 A4 3412 A5 3403 F2 3404 F1 3405 F2 3406 F3 3407 G3 2 7400 F2 7401 G3 7402 F4 7403 H4 7404 H5 5400 B5 5401 C5 5402 E4 6400 G1 6401 G1 3 7405 A4 F400 A2 F401 A2 F402 A2 F403 A2 F404 A2 F405 A2 F406 A2 F407 A2 F408 A2 4 F414 B2 F415 B4 F416 B4 F417 E5 F418 G5 F409 B2 F410 B2 F411 B2 F412 B2 F413 B2 5 F419 H6 F420 H2 I400 F2 I401 G3 6 12VSTBY to IOV,CU F400 F402 F403 F405 F406 F408 F409 F410 F412 5VSTBY F401 12VSTBY 4K7 A F404 F407 3412 7405 BC847BW STBY from CU 4K7 F411 F413 5VSTBY2 F414 to CU F415 B11B-PH-K 5400 F416 5VSTBY 22u B 100n to IOV,IOA,DAC_ADC,CU 2412 2410 WS0 100n B 1 2 3 4 5 6 7 8 9 10 11 12VSTBY STBY 5VSTBY DD_ON 3V3STBY IPFAIL 5NSTBY GND 33VSTBY GND VGNSTBY 3411 1m0 16V 2411 A from POWER SUPPLY 1400 5VSTBY C ODD_ON from CU C 5401 3V3STBY PS0 3400 100n 2415 100n 2413 to CU D 47R 12VSTBY D 220u 16V 2414 10u IPFAIL 100n 2418 100n 2416 16V 220u 2417 33R to FV to CU F 2M2 3406 5VSTBY 7400 BC847BW 3V3STBY 3402 E VGNSTBY 7402 SI2306DS 7401 I401 PDTC124EU 2352 F418 5V 3409 10K 3408 2M2 3407 100n50V 2400 100n to IOV,FOME,FV,MSP, DAC_ADC,DIGIO,PROG,CU G 100K 3K3 3410 6400 BZX384-C8V2 6401 BAS316 3405 100R 5NSTBY to IOA,IOV,PROG,CU, DAC_ADC 33VSTBY I400 F 4K7 3404 3403 12VSTBY F417 10u 33R E G 47R 3401 to DAC_ADC 5402 7404 BC847BW F419 3V3SW 3V3STBY H to DAC_ADC 7403 BC857BW F420 8VSTBY 3139_243_32694_a4_sh130_sh4.pdf 1 2 3 4 2005-07-08 5 to MSP 6 H 31 32 DVDR3350H PAINEL ANALÓGICO - PROCESSAMENTO DE MULTI ÁUDIO 1 2 3 4 5 6 from PS 17 21 2501 56p 2502 I502 47u 16V 100n 2509 2507 10u 25V 2508 DVSUP I2S_DA_OUT RESETQ 19 22 5105 B I515 I516 I2S_DA_IN1 I2S_DA_IN2 3 ANA_IN- 2 ANA_IN+ I2SL/R I2SL/R S1...4 FM1 FM2 NICAM A NICAM B DACM_R D/A LOUDSPEAKER R 10u 4K7 3507 10K 3506 CAPL_M 6500 34 33 AHVSUP 42 4 9 8 10 18 I2S_WS DEMODULATOR I503 SIF1 I514 26 100n 16 11 2510 15 STBYQ I2S_CL 10u B I2C_DA 5V 2511 14 A 5V BAS316 13 VREFTOP I501 I2C_CL 10n 10u 25V 2506 RSA2 2505 100R 12 TESTEN 3501 I500 from/to CU C to IOA RSA1 100R from FV to IOA I511 3500 D_CTR_IO0 from/to CU SDA_5V 9 FA0 I513 I512 D_CTR_IO1 SCL_5V 5V ADR_CL 8VSTBY 7500 MSP3425G ADR_SEL 2500 A 8 8VSTBY 5V 10u 25V 8VSTBY 7 LOUDSPEAKER DACM_L LOUDSPEAKER L 27 D/A 56p I517 3508 AMCO IDENT DFP 1u0 SC1_OUT_L 31 10n 2514 AFER to IOA AFEL D/A to IOA 6 3p3 18M432 2517 10u 3p3 I510 1500 F E XTAL_OUT XTAL_IN 5 I509 2519 I508 5500 2518 28 32 24 5V Multi Sound Processing MSP TP AVSUP DVSS NC 20 AVSS 44 ASG 39 AHVSS 35 VREF2 12K 30 D SCART Switching Facilities 25 12 K 3504 3 50 5 2K2 E SC2_IN_L SC1_OUT_R 2 51 5 I507 23 2504 ALDAC from DAC_ADC 37 SCART-L 1u0 I506 D/A 7 2K2 3503 SC2_IN_R HEADPHONE L SCART-R VREF1 from DAC_ADC 38 SCART-R 1 n0 I505 SC1_IN_L A/D 1 2503 40 HEADPHONE R 100n I504 SC1_IN_R 29 3502 ARDAC 41 SCART-L I518 2516 D A/D 36 2513 AGNDC 4u7 50V IDENT MONO_IN 1n0 43 * VERSION TABLE Pos. 7600 APAC NAFTA TAIWAN S. KOREA ALL OTHERS MSP3425G MSP3415G MSP3425G * OPTION 3139_243_32694_a3_sh130_sh5.pdf 1 C to FV 1n0 2512 100R 2 3 4 5 6 7 8 2005-07-08 9 F 1500 F6 2500 A1 2501 C1 2502 C1 2503 E2 2504 E2 2505 A5 2506 A5 2507 A6 2508 A6 2509 A6 2510 B8 2511 C7 2512 C7 2513 D7 2514 D7 2515 E7 2516 E7 2517 F5 2518 F6 2519 F6 3500 B1 3501 B1 3502 E1 3503 E1 3504 E1 3505 E1 3506 B7 3507 B8 3508 C8 5105 B8 5500 F5 6500 B7 7500 A2 I500 B2 I501 B2 I502 C2 I503 C2 I504 D1 I505 D2 I506 E1 I507 E2 I508 F5 I509 F6 I510 F6 I511 A3 I512 A6 I513 A6 I514 B7 I515 B7 I516 B7 I517 C7 I518 D7 DVDR3350H PAINEL ANALÓGICO- CONVERSOR DE ÁUDIO (DAC_ADC) 1 2 3 4 5 6 DA2 7 8 9 DA0 5VSTBY 5601 A 10u 3622 10K 7 4u7 10K I615 F601 DAINCOAX F602 4K7 GND 3605 6 2607 22R F611 DA0 GND A I608 7606 UDA1361TS VDDA 3614 E VINR VREF BCK 1 I611 6 SFOR F A A WS 3K9 3625 100n 1K0 1n0 2627 27K 12 PWON I612 4600 14 MSSEL VSSA 1K0 3619 47u 6.3V 100n 2613 47K 2612 3618 DA2 3V3SW 7 A VRN A VSSD 10 GND 10K E 11 VINL 4 3615 15 I607 ALADC DA2 680R A 2 47u 6.3V 50V 4u7 I621 13 I610 from IOA 3631 10K 47u 6.3V 2608 47u 16V 2624 2623 GND DATAO 2628 ARDAC SYSCLK 3 ARADC from IOA 24-BIT AUDIO ADC A 8 I606 Φ I620 VRP VDDD 1n0 3613 2629 22R 22R 27K 3612 A 100n 3611 D 3V3SW 2611 22R I619 I614 9 22R 16 F610 3610 2609 F609 680R LRCK I609 SCLK F608 50V 4u7 I605 22R 3609 100n F607 3629 3630 3607 22R 10u 3608 2626 ALDAC 3617 F606 F612 HLW22S-2C7 I617 A 3632 GND GND 3V3SW SDIN 100u 6.3V 2610 GND A_WCLK A_BCLK 22R F605 47K GND A_DAT C AMUTEC I618 3616 GND A_PCMCLK A I616 33p D_BCLK 3V3SW 4K7 A MCLK I604 33p 2606 GND 3627 7605 BC847BW 100n I603 GND 3606 33p 2605 D_DATA0 D_WCLK F604 33p 2604 GND 2621 2622 BMUTEC 7602 PDTC124EU 2603 D_PCMCLK B GND GND F603 GND GND GND GND GND GND GND DKILL GND from/to Digital Board DAINCOAX 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 A 16V 47u GND 1600 IO0 GND DAOUT GND DAINOPT D 2618 to DIGIO 6603 BAS316 5VSTBY GND DAOUT VBIAS VQ AMUTEC BMUTEC AOUTA AOUTB DEM AD0 CS 5 from DIGIO SDIN SCLK LRCK MCLK RST DIF0 SDA CDIN DIF1 SCL CCLK 12 13 19 14 18 15 9 10K 100K 3623 from DIGIO 3621 3V3SW GND 100n 3628 DAINOPT BAS316 6600 F600 SDIN SCLK LRCK MCLK Φ 192 kHz DAC 2625 I601 100n VL 3624 22K 3602 DA2 from PS 7603 CS4351 1 2 3 4 10 8 VA_H VD 3626 VA 20 5NSTBY 3V3SW IPFAIL 17 5VSTBY 5VSTBY B 12VSTBY 2617 A 5V 7604 BC807-25W 3V3SW 5 GND GND I613 11 GND 12VSTBY 100n I623 22n F613 4R7 I624 2619 2614 22n 22K 2600 3600 100K 3601 100u 6.3V 2615 AKILL to CINCH 5NSTBY 2616 3620 5NSTBY 4u7 50V 2620 5VSTBY 10K 5V 16 3V3SW 100n 12VSTBY I600 C A 3V3SW 7600 PDTA124EU F A GND GND c601 I622 A GND Audio Converter DAC_ADC 3139_243_32694_a3_sh130_sh6.pdf 1 2 3 4 5 6 7 8 2005-07-08 9 1600 C1 2600 B1 2603 D3 2604 D3 2605 D4 2606 D4 2607 E1 2608 E1 2609 D5 2610 D6 2611 D7 2612 F5 2613 F5 2614 A6 2615 A6 2616 A7 2617 B7 2618 C5 2619 B7 2620 B8 2621 B8 2622 B8 2623 B8 2624 B8 2625 C9 2626 D8 2627 D9 2628 D8 2629 E9 3600 B1 3601 B1 3602 B3 3605 C2 3606 D2 3607 D2 3608 D2 3609 D2 3610 D2 3611 D2 3612 D2 3613 E2 3614 E2 3615 E2 3616 D4 3617 D5 3618 F4 3619 F6 3620 A6 3621 B5 3622 C6 3623 C6 3624 C7 3625 B9 3626 B8 3627 B9 3628 C9 3629 D9 3630 D9 3631 D9 3632 E9 4600 F6 5601 A6 6600 B2 6603 C2 7600 A2 7602 C2 7603 B6 7604 A8 7605 B9 7606 D6 F600 B1 F601 C1 F602 C1 F603 D2 F604 D1 F605 D1 F606 D2 F607 D1 F608 D1 F609 D1 F610 D1 F611 E1 F612 E1 F613 B4 I600 A1 I601 B3 I603 D4 I604 D4 I605 D3 I606 E1 I607 E1 I608 E5 I609 D3 I610 E6 I611 F5 I612 F6 I613 A8 I614 D6 I615 C5 I616 C8 I617 C8 I618 D8 I619 D9 I620 D8 I621 D9 I622 F5 I623 A7 I624 A6 c601 F9 33 34 DVDR3350H PAINEL ANALÓGICO DIGITAL - ENTRADA E SAÍDA 1 (DIGIO 1) 2 3 5 7 6 8 9 ID0 5V 3700 470R 5V 4 from PS 1 A A I712 i713 7700-6 74HCU04D 3701 100K 1u0 10V 14 1 12 10n 5V1 2701 2700 5V B 13 B 3702 3703 *100R DAINCOAX not used F700 1700 F701 C 1 2 3 4 F702 DAINOPT F703 5V to DAC_ADC to DIGIO2 * *3704 10K 560R 3705 to DAC_ADC 100K 7 310360100162 2706 5V1 3708 DAOUT 470R * not used 3707 100n I717 2 7700-3 74HCU04D 5 2 14 1 7 I714 2704 6 I716 5700 4 I708 I709 100n 7 3710 750R 100R from DAC_ADC 7700-1 14 74HCU04D 1 1 3 6 049S20056 E 2K2 7700-2 74HCU04D 3 1701 DIGITAL OUT 2 1 YKC21-3416 3713 82R I707 14 1 I711 75R 5V1 3709 3712 3 2705 I715 560R 2702 I710 4 7 E 1n0 I702 2703 3706 D 100n 5V1 150p D C 5V1 7700-5 14 74HCU04D 1 10 11 Digital In/Out 1 DIGIO1 7 5V1 7700-4 14 74HCU04D 1 9 8 0006 BRACKET F F 7 * OPTION 1 2 3 3139_243_32694_a3_sh130_sh7.pdf 4 5 6 7 8 2005-07-08 9 0006 F2 1700 C9 1701 D9 2700 A4 2701 A4 2702 D2 2703 E5 2704 D5 2705 D8 2706 D7 3700 A3 3701 A4 3702 B4 3703 B3 3704 B4 3705 C2 3706 D1 3707 E1 3708 D2 3709 E3 3710 E5 3712 D7 3713 E7 5700 D6 7700-1 D3 7700-2 E4 7700-3 D4 7700-4 F4 7700-5 E4 7700-6 B3 F700 C8 F701 C8 F702 C8 F703 C8 I702 D1 I707 E5 I708 D5 I709 D7 I710 D8 I711 D8 I712 A4 i713 B3 I714 D4 I715 D2 I716 E3 I717 D3 DVDR3350H PAINEL ANALÓGICO - UNIDADE DE CONTROLE (CU) 1 A 2 3 4 A frm/to Dig Board HLW20S-2C7 WS0 GND 20 SCL0 19 SDA0 18 RDY_FM 17 D_FM 16 D_HOST 15 GND 14 SCK 13 ATN_FM 12 HOST_RESET 11 TUN_DET0 10 TUN_DET1 9 AIN_SEL0 8 AIN_SEL1 7 FAN_CTRL 6 FBIN 5 8SC2_1 4 8SC2_2 3 ODD_ON 2 1 GND F808 F822 F811 F820 F821 SCL0 SDA0 1803 F819 F818 F817 F816 F815 F814 F812 F813 1 2 3 4 5 6 7 8 9 10 11 12 13 14 5VSTBY STBY F825 VGNSTBY 12VSTBY F810 F809 GND SCK D_FM D_HOST GND RDY_FM ATN_FM HOST_RESET RC 5VSTBY STBY IPFAIL VGNSTBY 12VSTBY frm/to FRONT Board B ANOTAÇÕES: B HLW14S-2C7-LF 5VSTBY IPFAIL BSH103 7800 D SCL_5V SDA0 SDA_5V 7801 BSH103 5V 3K3 3801 12VSTBY 3V3SW PROTECTION FOIL 4800 1R0 3806 0005 4K7 3803 2800 E B2B-EH-A 1K0 3807 I804 F807 4K7 3804 68R 1 FAN_P 2 FAN_N F * OPTION Control Unit CU 3139_243_32694_a4_sh130_sh8.pdf 2005-07-08 1 2 E BC327-25 7803 7802 BC847BW FAN_CTRL 1804 F805 I803 I801 WS0 F806 I802 3802 F 10u 25V 1K0 to FAN SCL0 3805 1K0 10K 3V3SW CU0 5VSTBY 10K 3809 D 3808 3800 C CU0 to IOA to IOV 5VSTBY RC AIN_SEL0 TUN_DET1 from FV AIN_SEL1 ODD_ON FAN_CTRL TUN_DET0 C 47K 3810 1800 3 4 0005 E1 1800 C1 1803 B3 1804 E4 2800 E3 3800 D1 3801 E1 3802 E2 3803 E2 3804 F2 3805 E3 3806 E3 3807 F3 3808 D2 3809 D2 3810 C3 4800 E2 7800 D2 7801 E2 7802 F3 7803 E3 F805 E4 F806 E4 F807 F3 F808 A2 F809 C2 F810 C2 F811 B2 F812 B2 F813 B2 F814 B2 F815 B2 F816 B2 F817 B2 F818 B2 F819 B2 F820 B2 F821 B2 F822 B2 F825 C3 I801 E3 I802 E3 I803 E3 I804 F3 35 36 DVDR3350H PAINEL ANALÓGICO- LAYOUT PARTE PRINCIPAL (SUPERIOR) TopView_AnalogBd_32694.pdf 2005-11-18 DVDR3350H PAINEL ANALÓGICO- LAYOUT PARTE PRINCIPAL (INFERIOR) TopView_AnalogBd_Hmc_32694.pdf 2005-11-18 37 38 DVDR3350H PAINEL FRONTAL - DISPLAY 4 5 6 7 12VSTBY F100 220n 10u 25V 3108 10K 3110 10R 6109 EVQ11L05R EVQ11L05R EVQ11L05R 1217 1207 1214 EVQ11L05R EVQ11L05R EVQ11L05R 2110 3118 3115 49 GND 6110 BAS316 F107 100K 44 3116 7 HOST_RESET 6111 100K BAS316 10K 2113 3117 BAS316 F106 2n2 FM ATN D VSS GND 5 6 2n2 F111 F110 H 3119 10K 2112 2n2 BAS316 6106 82K 82K 3127 2122 100n 2121 100n 2120 100n 2119 100n 2118 100u 16V BAS316 BAS316 6105 BAS316 6108 3129 150R 3133 100R 7107 TSOP4836ZC1 4104 OUT 3128 150R GND GND RDY_FM ATN_FM GND 9 FA6 D_FM 3139 I114 F114 3140 5VSTBY 7106 BC847BW GND KEY_C KEY_B KEY_A 22R 33R GND I109 3137 7108 BC847BW 4 5 6 7 G I115 I110 6115 LTL-42UB6N FL1 I111 3138 120R 180R LTL-1MHHR LTL-1MHHR H LTL-1MHHR 12VSTBY 6112 GND 3 F VS F129 I112 I113 6113 6114 3139_243_32673_a3_sh130_sh1.pdf 2 D E GND GND 1 C 1201 HLW14S-2C7-LF 4110 3134 100R 10K GND 2111 RDY HOST_RESET 45 46 47 48 14 13 12 11 10 9 8 7 6 5 4 3 2 1 5VSTBY 52 1215 100n 1216 2127 1213 100K GND F135 F116 F117 F118 F119 F120 F121 F122 F123 F124 F125 F126 F127 F128 GND 100n F104 41 42 43 KEY_A KEY_B KEY_C FN4 2125 3114 10n F105 3120 1 270K 2117 28 2 F103 G 13 RC VGNSTBY 10p 4103 4102 F 0100 WH02D-1 12 POWER_FAIL VGNSTBY 6107 11 BAS316 BAS316 10 D_HOST FA1 82K 3126 1 27 8 SCK E 4 6104 F134 22p 47K 6116 82K 3125 3124 10n 3 100R POWER_CTL POWER_FAIL VGNSTBY 12VSTBY BAS316 GND 3136 4108 2 RC 5VSTBY BAS316 F132 2K7 VGNSTBY RDY_FM ATN_FM HOST_RESET 14 15 16 17 18 19 20 21 22 23 24 25 26 29 30 31 32 33 34 35 36 37 38 39 40 6103 3135 0 FIP 1 1 CTRL 2 X DRIVER 3 2 4 5 1 6 XT 2 7 8 RESET 9 10 SCK 11 12 FIP D_HOST 13 14 SCK1 15 16 POWER_FAIL 17 18 IR 19 20 VLOAD 21 22 1 23 2 KEY_R 24 3 1 IC 2 LED 3 POWER_CTL 4 BAS316 2123 GND 3132 6101 1100 1 2u2 50V 1101 4107 22p 5VSTBY 50 F131 F133 GND 32K768 D 2124 51 Φ GND 2K7 FT1 FT1 VDD 3 2126 2 2K7 3131 SCK D_FM D_HOST F115 F130 5VLP B 3130 GND GND GND EVQ11L05R 10R 6102 C 470u 6.3V 2116 2114 FD3 GND EVQ11L05R 3112 F101 5VLP BAT54 COL 1211 10R 6117 5VSTBY 7100 BC847BW 220m 5.5V 2115 1n0 1208 3111 F112 I116 2103 6K8 A 10R 3123 F22 F21 F11 F12 1 2 2107 22u 50V 1K0 2102 BC327-25 7103 FD3 3121 10R BZX384-C6V8 47n 7101 BC847BW FD4 13 10R 2108 33R 470R 50V 22u 12 6100 3107 I102 220n I107 470R 1K0 3100 3101 3102 3106 I101 B 2101 100u 100n 2100 5100 2106 I106 11 3122 I108 I105 I100 47n 2105 7102 BC337-25 470R 10 VGNSTBY 3109 5VSTBY 2104 3105 I104 A 330R 9 1203 HUV-08SS65T 3104 330R 3103 I103 8 32 31 3 P17 P16 P15 P14 P13 P12 P11 P10 P9 P8 P7 P6 P5 P4 P3 P2 P1 NC 8G 7G 6G 5G 4G 3G 2G 1G 2 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 1 8 9 10 11 12 2005-07-08 13 0100 F2 1100 D6 1101 D5 1201 D13 1203 A7 1207 G2 1208 F1 1211 F2 1213 F1 1214 G2 1215 F2 1216 F2 1217 G1 2100 B1 2101 A2 2102 B2 2103 B2 2104 A5 2105 A5 2106 A4 2107 B6 2108 B6 2110 G2 2111 H2 2112 H2 2113 G4 2114 C5 2115 C6 2116 C6 2117 F5 2118 E11 2119 E11 2120 E12 2121 E12 2122 E12 2123 D5 2124 D5 2125 G12 2126 D4 2127 G6 3100 A1 3101 B1 3102 A2 3103 A3 3104 A3 3105 A3 3106 B3 3107 A5 3108 A5 3109 B5 3110 B6 3111 B6 3112 B6 3114 F4 3115 F4 3116 G4 3117 G2 3118 H2 3119 H2 3120 F5 3121 A11 3122 A11 3123 A11 3124 B10 3125 B11 3126 B11 3127 B11 3128 G8 3129 F8 3130 B12 3131 B12 3132 C12 3133 F11 3134 F11 3135 D6 3136 E4 3137 H9 3138 H10 3139 G9 3140 G10 4102 F1 4103 F2 4104 F12 4107 D3 4108 E3 4110 F12 5100 B1 6100 A6 6101 E9 6102 E9 6103 E9 6104 E9 6105 E10 6106 E10 6107 E10 6108 E9 6109 F3 6110 F3 6111 G3 6112 H9 6113 H10 6114 H11 6115 G11 6116 E4 6117 B5 7100 C2 7101 B3 7102 A4 7103 B4 7106 G8 7107 F13 7108 H8 F100 B2 F101 B7 F103 F3 F104 F3 F105 F3 F106 F3 F107 G3 F110 H3 F111 H3 F112 A11 F114 G10 F115 C6 F116 C13 F117 C13 F118 C13 F119 C13 F120 C13 F121 D13 F122 D13 F123 D13 F124 D13 F125 D13 F126 D13 F127 D13 F128 D13 F129 F12 F130 C6 F131 D6 F132 E5 F133 D5 F134 D6 F135 C13 I100 A1 I101 B1 I102 B3 I103 A3 I104 A3 I105 A4 I106 A4 I107 A5 I108 A5 I109 H9 I110 H9 I111 H10 I112 H10 I113 H10 I114 G10 I115 G9 I116 B6 DVDR3350H PAINEL FRONTAL - ENTRADA ÁUDIO/VÍDEO 1 ANOTAÇÕES: 2 3 3200 5VSTBY 5ESD GND GND GND 100n 10n 2202 2203 FZ0 10u 25V 2201 A 100n 2200 10K A GND 1 Y F201 B 3 F200 C 6201 BZX384-C12 6211 BZX384-C12 6200 BZX384-C12 6212 BZX384-C12 2204 F214 100n F202 5 75R 2 6 75R 3202 4 3201 B GND 1202 GND GND YKF51-5362 C C GND GND BZX384-C12 5ESD 6204 BZX384-C12 6203 5ESD BZX384-C12 6202 5ESD 1300 F207 GND GND F203 D F204 6 4 5 2 3 1301 1 3204 GND 470R F205 F212 2205 75R 3206 F206 CVBS AL D AR GND 2206 470p GND E GND GND C B9B-PH-K 470p 3205 470R E F209 F210 F211 GND JPJ1127-01-0020 1 2 3 4 5 6 7 8 9 F208 I LINK 1394 1402 5401-042-101-92 1401 1 2 3 4 1 2 3 4 S4B-PH-K 1219 1 2 3 4 5 6 F213 1 CSS5004-2255F TPB01 TPB0+ 2 3 TPA04 TPA0+ 5 7 6 8 B6B-PH-K F GND 1218 GND GND 3139_243_32673_a4_sh130_sh2.pdf 1 2 2005-07-08 3 F 1202 B1 1218 F3 1219 E2 1300 D3 1301 D1 1401 E1 1402 E1 2200 A2 2201 A2 2202 A2 2203 A3 2204 C1 2205 D3 2206 E2 3200 A2 3201 B1 3202 B2 3204 D2 3205 D2 3206 E1 6200 C2 6201 B2 6202 D1 6203 D2 6204 D2 6211 B2 6212 C2 F200 B1 F201 B1 F202 C1 F203 D1 F204 D1 F205 D1 F206 E1 F207 D3 F208 D3 F209 D3 F210 D3 F211 D3 F212 D3 F213 F2 F214 C1 39 40 DVDR3350H PAINEL FRONTAL - LAYOUT SUPERIOR E INFERIOR TopView_FrontBd_32673.pdf 2005-11-18 TopView_FrontBd_Hmc1_32673.pdf 2005-11-18 DVDR3350H PAINEL FRONTAL - STANDBY 1 PAINEL FRONTAL - STANDBY - LAYOUT SUPERIOR E INFERIOR 2 3 4 0013 C2 1303 C4 2300 D2 6300 D3 6301 D3 F300 C2 F301 C2 I300 C4 5 STANDBY BOARD A A DC0 B B 0013 EVQ11L05R C GND GND BZX384-C6V8 6301 2n2 2300 WH02D-1 D 1303 F301 BZX384-C6V8 C I300 F300 6300 1 2 TopView_StandByBd_32663.pdf 2005-11-18 D GND E E 3139_243_32663_a4_sh130_sh1.pdf 1 2 3 4 2005-07-08 5 TopView_StandByBd_Hmc_32663.pdf 2005-11-18 41 42 DVDR3350H PAINEL DIGITAL- PROCESSADOR TRASEIRO 6 AE7 AD7 AF6 AC8 AE6 0 1 2 3 4 MADR<1:26> BEF_WE#_1 AD10 3123 10K 3122 22R 3125 10K 3135 3136 10K 10K 3158 3V3BE 10K SERIAL_IO 3V3BE AF9 AF10 3V3BE 1111 B4B-PH-K LINK_ON 1394 LPS ANA LREQ PHY_CLK 1394 F4 E1 F1 0 1 0 1 2 3 0 1394_PHY_DATA HOST_PO 4 1 GPIO43 5 6 7 USB_AGND G1 G3 100n 3105 3106 3107 3108 22R 22R 15K 15K 3109 10K 3110 2V5BE 3159 4K7 3V3BE AD22 AE22 AE20 AF23 AC20 AF24 AC22 AE24 AF22 3160 4K7 3V3BE B9 C8 C10 A16 B15 AE23 VIPINT AD20 0 1 2 3 4 5 6 7 8 9 A7 A8 DAC6_OUT A10 B10 B11 A11 C11 C12 B12 A12 B13 A13 C13 C14 B14 A14 A15 C15 0 1 2 3 4 5 6 7 VO_D 8 9 10 11 12 13 14 15 VO_HSYNC VO_VSYNC VO_ACTIVE VO_CLK VO_E GPIO30 B16 C16 D16 B17 C17 D17 B18 C18 A19 D18 VIP_SCL VIP_SDA VIP_RST# B5 DAC5_OUT VO2_D 2199 1n0 3192 10K D 3194 10K 5 7111-2 BC847BS 4 7101-4 DMN-8652 Φ D25 E23 3V3BE 7105 M24C16-RDW6 1 2 3 5141 BLM31 100n 100n 100n 100n 100n 100n 100n 2144 2145 2146 2147 2148 2149 D26 E24 E26 2105 100n GPIO34 AUDIO A2_FSYNC A2_SCLK AO2_D0 GPIO31 0 0 1 AO_D 1 AI_D 2 2 3 GPIO<6:7> Φ (2Kx8) EEPROM 0 1 2 C26 A24 D24 B24 7 WC 3168 22R 6 SCL ADR 5 SDA 2V5S AO_IEC958 AO_FSYNC AO_MCLKO AO_SCLK AO_MCLKI GPIO33 CS9 AI_FSYNC AI_MCLKO AI_SCLK AI_MCLKI GPIO32 CS8 5171 BLM18P 100n 100n 2174 2175 100n 2173 5166 BLM18P 100n 2165 3V3R 100n C1 1V8D 5VBE 5181 BLM18P 2191 100n 100n 100n 2183 2182 100n 3V3V 2181 220u 16V REFVSS 3V3BE GND U3 U1 T1 R2 P3 N3 N2 M2 M1 N1 P2 R3 T2 U2 V2 W4 2192 3191 1K2 1% 2172 2171 10u 25V 7101-8 DMN-8652 Y2 W1 V3 U4 P1 3V3BE 5135 BLM18P 2135 SUPPLY 1V8BE VREF VDDP P4 VDDP_08A AC12 VDDP_19A D1 D14 D15 D19 D20 R4 T4 AC13 AC14 AC15 REFVDD VDD25 3V3R 3V3P C2 B6 3V3P D23 C22 M23 N24 P24 R24 T24 U23 D11 D12 D13 F23 K4 N4 AA4 AC6 AC21 AA23 C6 D6 D7 DAC_DVDD AC7 D21 BIAS_5V00 BIAS_5V01 VDD DAC_DVSS_1 DAC_VDD 2V5S C21 C23 L11 L12 L13 L14 L15 L16 M11 M12 M13 M14 M15 M16 N11 N12 N13 N14 N15 N16 P11 P12 P13 P14 P15 P16 R11 R12 R13 R14 R15 R16 T11 T12 T13 T14 T15 T16 B1 XTALVDD XTALVSS AGND C5 C3 B3 C4 I B2 D5 D2 D3 D4 AVDD 1V8C RES_VDD 1V8D 3V3V 3161 10K 3V3A 5VBE D10 3V3A H 100n 3V3A V4 W2 R1 W3 T3 V1 Y1 ATAPI ΦATAPI2 DMARQ INTRQ IORDY DIOR DIOW DMAACK RESET DMARQ INTRQ IORDY DIOR DIOW DMAACK RESET 0 1 3 2 3 4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 ADR DATA ADR DATA 0 1 2 3 4 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 AC5 AF4 AE4 AD5 AD4 AF3 AD6 AE2 AD3 AC4 AF2 AE3 Hard Disk Drive (HDD) 3V3BE 3V3BE A23 E25 A25 F24 B25 F 7101-2 DMN-8652 Optical Disc Drive (ODD) 100n 2167 100n 2131 100n 100n 100n 100n 2128 2130 100n 2127 2129 100n 100n 100n 2124 2125 100n 2123 2126 100n 100n 2122 100n 2162 1V8C 2121 10u 25V 100n 2160 100n 100n 2158 2159 2161 100n 100n 2157 100n 100n 2155 100n 2154 2156 100n 2152 2153 2151 10u 25V 3V3P G E Back-end SDRAM (BES) 3V3U 5121 BLM31 F25 G24 G23 F26 G25 3169 22R 5165 BLM18P 2166 5151 BLM31 C GPIO<0:15> 7101-1 DMN-8652 1V8BE Y3 AA1 Y4 AA2 AB1 AA3 AB2 AC1 AB3 AC2 AD1 AB4 AC3 AD2 AE1 AF1 3171-4 3171-3 3171-2 3171-1 3172-1 3172-2 3172-3 3172-4 3173-1 3173-2 3173-3 3173-4 3174-1 3174-2 3174-3 3174-4 3175-1 3175-2 3175-3 3175-4 3176-1 3176-2 3176-3 3176-4 3178-4 3178-3 3178-2 3178-1 3177-3 3177-2 3177-4 3177-1 4 3 2 1 1 2 3 4 1 2 3 4 1 2 3 4 1 2 3 4 1 2 3 4 4 3 2 1 3 2 4 1 5 6 7 8 8 7 6 5 8 7 6 5 8 7 6 5 8 7 6 5 8 7 6 5 5 6 7 8 6 7 5 8 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R 47R BES_DQ(0)_1 3183-1 3182-1 3182-3 3181-4 1 1 3 4 8 8 6 5 22R 22R 22R 22R W25 BES_DQS(1)_1 R25 BES_DQS(2)_1 L24 BES_DQS(3)_1 H26 V23 BES_DQ(1)_1 W24 BES_DQ(2)_1 Y25 BES_DQ(3)_1 Y26 BES_DQ(4)_1 V24 BES_DQ(5)_1 W26 BES_DQ(6)_1 V25 BES_DQ(7)_1 V26 BES_DQ(8)_1 U25 BES_DQ(9)_1 U26 BES_DQ(10)_1 T25 BES_DQ(11)_1 T26 BES_DQ(12)_1 R26 BES_DQ(13)_1 P25 BES_DQ(14)_1 P26 BES_DQ(15)_1 N25 BES_DQ(16)_1 M25 BES_DQ(17)_1 M24 BES_DQ(18)_1 L26 BES_DQ(19)_1 L25 BES_DQ(20)_1 L23 BES_DQ(21)_1 K26 BES_DQ(22)_1 K25 BES_DQ(23)_1 K24 BES_DQ(24)_1 H23 BES_DQ(25)_1 G26 BES_DQ(26)_1 H25 BES_DQ(27)_1 H24 BES_DQ(28)_1 J24 BES_DQ(29)_1 J25 BES_DQ(30)_1 J23 BES_DQ(31)_1 J26 BES_DQS(0)_1 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 0 1 2 3 2V5S Φ 2108 SDRAM SDRAM_VREF SDRAM CKE CAS WE RAS SDRAM_CLK 0 0 1 SDRAM_CLK 1 SDRAM_DQM 0 1 2 3 SDRAM_DQ SDRAM_A SDRAM_DQS 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 2 3 4 5 6 7 8 9 10 11 2109 100n 100n D22 W23 AA25 AA26 Y24 BES_CKE_1 BES_CAS#_1 BES_WE#_1 BES_RAS#_1 22R 22R 22R 22R 5 7 6 8 22R 7 22R 5 4 2 3 1 3184-4 3184-2 3184-3 3184-1 BES_CLK0_1 R23 T23 BES_CLK1_1 U24 N26 M26 K23 22R BES_DQM(1)_1 22R BES_DQM(2)_1 22R BES_DQM(3)_1 22R 6 7 5 6 3 2 4 3 3183-3 3182-2 3182-4 3181-3 22R 22R 22R 22R 22R 22R 22R 22R 22R 22R 22R 22R 22R 6 8 5 8 5 5 7 6 8 7 6 5 7 3 1 4 1 4 4 2 3 1 2 3 4 2 3186-3 3186-1 3185-4 3185-1 3186-4 3187-4 3186-2 3188-3 3187-1 3188-2 3187-3 3188-4 3187-2 AC25 AB23 AA24 AC26 AB24 AD25 AD26 AE25 AC23 AF25 AD24 AE26 AC24 AF26 AD23 AB25 Y23 AB26 BES_CLK0#_1 BES_CLK1#_1 22R 8 22R 7 BES_DQM(0)_1 BES_A(0)_1 BES_A(1)_1 BES_A(2)_1 BES_A(3)_1 BES_A(4)_1 BES_A(5)_1 BES_A(6)_1 BES_A(7)_1 BES_A(8)_1 BES_A(9)_1 BES_A(10)_1 BES_A(11)_1 BES_A(12)_1 1 3181-1 2 3181-2 BES_A(15)_1 22R 8 22R 7 1 3188-1 2 3185-2 BES_CS0#_1 22R 6 3 3185-3 BES_A(14)_1 12 G 2 3183-2 4 3183-4 N23 P23 3139_243_32683_a2_sh130_sh1.pdf 1 3 3V3BE 3V3BE 3V3BE B 3 10K 100n AC18 A6 DAC4_OUTB Audio (AUD) 2 7111-1 BC847BS 1 5V 2141 22u 50V 3V3BE A5 DAC4_OUT 3V3BE 1 5V 2 USBM1 3 USBP1 4 2143 E3 COM_USBP1 G2 G4 0 1 GPIO44 HOST_OC F COM_USBM1 E2 F2 0 DPLUS 1 PHY_CTL0 PHY_CTL1 J3 L4 M4 M3 J2 J1 K3 K2 2K2 2K2 2K2 2K2 2K2 2K2 2K2 2K2 DMINUS 2106 2142 J4 L3 3142 3144 3146 3148 3150 3152 3154 3156 USB_AVDD AE21 3197 4K7 1105 B4B-PH-K F3 3141 3143 3145 3147 3149 3151 3153 3155 E E4 2K2 2K2 2K2 2K2 2K2 2K2 2K2 2K2 Φ H3 L1 L2 K1 COM_SDA_1 B4 DAC3_OUT 0 1 2 3 4 VI_D 5 6 7 8 9 A A4 DAC2_OUTB 0 VI_CLK 1 C19 B19 B23 B22 A22 B21 C25 B26 C24 A26 AD18 AF21 6 3196 4K7 5V COM_SCL_1 4K7 4K7 22R 22R 3198 1K0 3199 100R T111 T112 T113 3V3U 7101-6 DMN-8652 AD21 AC19 3166 3167 3164 3165 A3 DAC2_OUT 5VBE 4 3 2 1 3V3BE AF20 SIO_SPI_CLK SIO_SPI_CS0 GPIO24 SIO_SPI_CS1 GPIO25 SIO_SPI_CS2 CS10 SIO_SPI_MISO SIO_SPI_MOSI SIO_UART1_CTS GPIO42 SIO_UART1_RTS GPIO41 SIO_UART1_RX SIO_UART1_TX SIO_UART2_CTS SIO_UART2_RTS SIO_UART2_RX GPIO37 SIO_UART2_TX GPIO38 SPI_CS3 CS11 3V3BE A17 A18 3V3BE DAC DAC1_OUT 1 H4 AD19 SIO_SCL SIO_SDA 22R IEEE1394 Link - Physical (LNK) D H2 3V3BE Φ 6101 BAV99 3163 1M0 SYSRST# AC10 AF14 3116 3117 3118 VIPINT CLKI CLKX MISC RSTO EPD CLK0_DAC GPIO35 USB_48MHZ GPIO36 BYPASS_PLL VI_E0 VI_E1 GPIO29 PEC 0 VI_VSYNC 1 GPIO45 A21 C20 3119 AE18 AC17 PCMCIA_IOW GPIO4 PCMCIA_IOR GPIO5 HMST_ADRHI 3121 BEF_OE#_1 A1 A2 C9 D9 H1 10K VIDEO B20 A20 3111 3112 3113 3114 3115 C AF13 HMST_LDS HMST_OE HMST_RST HMST_UWE HMST_UDS HMST_WAIT HMST_WR LWE HSMT_DTACK MDATA<0:15> 1101 13M5 AT-49 AD8 AE14 AE10 AE9 0 1 2 3 T121 T122 3V3BE SIO_IRRX GPIO39 CS6 SIO_IRTX1 GPIO40 CS7 SIO_IRTX2 JTAG 3162 AE19 3193 10K HMST_ADRDATA 10K 10K 10K 10K 10K 10K 10K TDI TDO TCK TRST TMS Φ 3195 6K8 HMST_GPIO 3137 3138 3139 3131 3132 3133 3134 AF16 AF17 AF18 AF19 AE5 AF5 0 1 2 3 4 5 22R 13 Video Output Analog (VOA) 8 HMST_CS 3124 BEF_ALE_1 10p 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 AF15 AD12 HMST_ALE HMST_CS0_8BIT A9 B7 B8 C7 D8 2102 HMST HMST_ADRLO 10p AD17 AE16 AD15 AE17 AC16 AD16 AD13 AE15 AD14 AE11 AE13 AF12 AC11 AF11 AE12 AD11 B Φ 0 1 2 3 4 2101 AF8 AE8 AC9 AD9 AF7 Video Input Digital (VID) 7101-7 DMN-8652 TDI TDO TCK TRST# TMS T101 T102 T103 T104 T105 12 7101-3 DMN-8652 3101 3102 3103 3104 T106 11 2 3V3BE 7101-5 DMN-8652 10 3V3BE Communication (COM) Back-end Flash (BEF) A 9 10K 10K 10K 10K 10K Back-end Processor 8 7 10K 5 10K 10K 10K 4 3 4 2 10K 10K 10K 10K 1 H I 2005-07-08 13 1101 B6 1105 E5 1111 D6 2101 B6 2102 B6 2105 E8 2106 E5 2108 G12 2109 G13 2121 G3 2122 G4 2123 G4 2124 G4 2125 G4 2126 G4 2127 G4 2128 G4 2129 G5 2130 G5 2131 G5 2135 I5 2141 F5 2142 F5 2143 F5 2144 F6 2145 F6 2146 F6 2147 F6 2148 F6 2149 F6 2151 G1 2152 G1 2153 G1 2154 G1 2155 G2 2156 G2 2157 G2 2158 G2 2159 G2 2160 G2 2161 G2 2162 G3 2165 I6 2166 G6 2167 G6 2171 H5 2172 H6 2173 H6 2174 H6 2175 H6 2181 I5 2182 I5 2183 I6 2191 I6 2192 I6 2199 D7 3101 A6 3102 A6 3103 A6 3104 A6 3105 E5 3106 E5 3107 E5 3108 E5 3109 E5 3110 F5 3111 E11 3112 E11 3113 E11 3114 E11 3115 E11 3116 A10 3117 A10 3118 A10 3119 C10 3121 B4 3122 C4 3123 C4 3124 A4 3125 C4 3131 B4 3132 B4 3133 B4 3134 B4 3135 C4 3136 D4 3137 B4 3138 B4 3139 B4 3141 E1 3142 F1 3143 E1 3144 F1 3145 E1 3146 F1 3147 E2 3148 F2 3149 E2 3150 F2 3151 E2 3152 F2 3153 E2 3154 F2 3155 E2 3156 F2 3158 C6 3159 B8 3160 C8 3161 H2 3162 A8 3163 B6 3164 B8 3165 B8 3166 B8 3167 B8 3168 F9 3169 F9 3171-1 G10 3171-2 G10 3171-3 G10 3171-4 G10 3172-1 G10 3172-2 G10 3172-3 G10 3172-4 G10 3173-1 G10 3173-2 G10 3173-3 G10 3173-4 G10 3174-1 G10 3174-2 H10 3174-3 H10 3174-4 H10 3175-1 H10 3175-2 H10 3175-3 H10 3175-4 H10 3176-1 H10 3176-2 H10 3176-3 H10 3176-4 H10 3177-1 I10 3177-2 I10 3177-3 I10 3177-4 I10 3178-1 I10 3178-2 H10 3178-3 H10 3178-4 H10 3181-1 G13 3181-2 H13 3181-3 H13 3181-4 I10 3182-1 I10 3182-2 H13 3182-3 I10 3182-4 H13 3183-1 I10 3183-2 G13 3183-3 H13 3183-4 G13 3184-1 G13 3184-2 G13 3184-3 G13 3184-4 G13 3185-1 H13 3185-2 I13 3185-3 I13 3185-4 H13 3186-1 H13 3186-2 H13 3186-3 H13 3186-4 H13 3187-1 I13 3187-2 I13 3187-3 I13 3187-4 H13 3188-1 I13 3188-2 I13 3188-3 I13 3188-4 I13 3191 H4 3192 D9 3193 E8 3194 D8 3195 E8 3196 D7 3197 D8 3198 D7 3199 D7 5121 G3 5135 H5 5141 F5 5151 G1 5165 G6 5166 H6 5171 G5 5181 I5 6101 B12 7101-1 F11 7101-2 G8 7101-3 A12 7101-4 D12 7101-5 A2 7101-6 D3 7101-7 A7 7101-8 I3 7105 E8 7111-1 D7 7111-2 D9 T101 A6 T102 A6 T103 A6 T104 A6 T105 B6 T106 A6 T111 D6 T112 D6 T113 D6 T121 B6 T122 B6 DVDR3350H PAINEL DIGITAL - MEMÓRIA 2 1 3 4 5 6 7 8 9 10 11 12 13 Memory Back-end SDRAM (BES) A VTT 2215 2211 22u 50V 100n 2233 100n 2238 100n 2219 100n 2234 100n 2239 100n 61 3 VREF CK CK CKE CS RAS CAS WE DQS L U 14 17 19 25 43 50 53 2 4 5 7 8 10 11 13 54 56 57 59 60 62 63 65 16 51 12 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2251 100n 2252 100n 3253-4 3253-3 3253-2 3253-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2253 100n 2254 100n 3255-4 3255-3 3255-2 3255-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2255 100n 2256 100n 3257-4 3257-3 3257-2 3257-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2257 100n 2258 100n 3259-4 3259-3 3259-2 3259-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2259 100n 2260 100n 3261-4 3261-3 3261-2 3261-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2261 100n 2262 100n 3263-4 3263-3 3263-2 3263-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2263 100n 2264 100n 3265-4 3265-3 3265-2 3265-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 3267-4 3267-3 3267-2 3267-1 4 3 2 1 5 6 7 8 3269-4 3269-3 3269-2 3269-1 4 3 2 1 3271-4 3271-3 3271-2 3271-1 A 2265 100n 2266 100n 47R 47R 47R 47R 2267 100n 2268 100n 5 6 7 8 47R 47R 47R 47R 2269 100n 2270 100n 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2271 100n 2272 100n 3273-4 3273-3 3273-2 3273-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2273 100n 2274 100n 3275-4 3275-3 3275-2 3275-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 2275 100n 2276 100n 3277-4 3277-3 3277-2 3277-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R 3281-4 3281-3 3281-2 3281-1 4 3 2 1 5 6 7 8 47R 47R 47R 47R B C D 64 VSSQ VSS 6 6 12 66 48 16 51 D L DM U VSSQ VSS 34 L U 46 45 44 24 23 22 21 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 7231 58 DQS 49 NC 52 CK CK CKE CS RAS CAS WE 20 47 9 1 VREF 26 27 100n 15 9 L DM U 2V5D VDDQ DDR SDRAM 16Mx16 66 46 45 44 24 23 22 21 D Φ 0 1 2 3 4 5 A 6 7 8 9 10 11 12 AP 0 BA 1 48 49 7211 2 4 5 7 8 10 11 13 54 56 57 59 60 62 63 65 2240 T202 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 100n 20 47 2220 VTT 100n 4 100n T201 NC VDD 34 2 1 NC GND VREF 8 26 27 2221 100n D 2202 2201 22u 50V VTT 2V5D 100n AVIN 3 2204 6 VSENSE 2203 330u 16V PVIN 100n 7 2205 7201 LP2995 VDDQ 5 C DDR SDRAM 16Mx16 29 30 31 32 35 36 37 38 39 40 28 41 42 2241 2V5D Φ 0 1 2 3 4 5 A 6 7 8 9 10 11 12 AP 0 BA 1 14 17 19 25 43 50 53 64 29 30 31 32 35 36 37 38 39 40 28 41 42 2V5D VDDQ 55 2218 100n 15 100n 33 2213 2214 18 100n 55 2237 61 100n 3 100n 2232 18 2236 100n 33 100n 2217 VDD 3251-4 3251-3 3251-2 3251-1 100n 2216 58 5201 BLM31 2235 2231 22u 50V 100n 52 2V5BE 100n 2212 1 B 2V5D 2V5D 2V5D E E Back-end Flash (BEF) F BA{BA(6:21),BEF_HD(0:15)} 2277 100n 2278 100n 2281 100n 2282 100n F 3V3F 2292 100n 3V3F 20 7292 74LVC573APW 1 EN 11 C1 3V3F 2291 10u 25V 2 3 4 5 6 7 8 9 3V3F 2293 100n 20 7293 74LVC573APW 1 EN 11 C1 H 19 18 17 16 15 14 13 12 1D 4291 4292 4293 SYSRST# 3V3F 3295 10K 3V3F 25 24 23 22 21 20 19 18 8 7 6 5 4 3 2 1 48 17 16 9 15 12 11 28 26 47 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 [FLASH] 2Mx8/1Mx16 0 1 2 3 4 5 6 7 D 8 0 9 A 10 2M-1 / 1M-1 11 12 7294 13 M29W160ET70 14 15 A-1 NC RB RP WE OE CE BYTE 29 31 33 35 38 40 42 44 30 32 34 36 39 41 43 45 3283 3284 47R 47R 3285 3286 47R 47R 2283 100n 2284 100n G H 13 14 10 3294 4K7 3296 4K7 3V3F SYSRST# 4294 VSS 27 10 2 3 4 5 6 7 8 9 100n VDD 19 18 17 16 15 14 13 12 1D 10 G 2294 37 5291 BLM18P 46 3V3BE I I 3139_243_32683_a2_sh130_sh2.pdf 1 2 3 4 5 6 7 8 9 10 11 12 2005-07-08 13 2201 D2 2202 D2 2203 D3 2204 D4 2205 D3 2211 B5 2212 B5 2213 B5 2214 B5 2215 A7 2216 B7 2217 B7 2218 B7 2219 B7 2220 D4 2221 D4 2231 B8 2232 B8 2233 B8 2234 B8 2235 A10 2236 B10 2237 B10 2238 B10 2239 B10 2240 D8 2241 D8 2251 A12 2252 A12 2253 B12 2254 B12 2255 B12 2256 B12 2257 B12 2258 B12 2259 C12 2260 C12 2261 C12 2262 C12 2263 C12 2264 C12 2265 D12 2266 D12 2267 D12 2268 D12 2269 D12 2270 E12 2271 E12 2272 E12 2273 E12 2274 E12 2275 E12 2276 F12 2277 F12 2278 F12 2281 F12 2282 F12 2283 G12 2284 G12 2291 G2 2292 F4 2293 H4 2294 F8 3251-1 A12 3251-2 A12 3251-3 A12 3251-4 A12 3253-1 B12 3253-2 B12 3253-3 B12 3253-4 B12 3255-1 B12 3255-2 B12 3255-3 B12 3255-4 B12 3257-1 B12 3257-2 B12 3257-3 B12 3257-4 B12 3259-1 C12 3259-2 C12 3259-3 C12 3259-4 C12 3261-1 C12 3261-2 C12 3261-3 C12 3261-4 C12 3263-1 D12 3263-2 C12 3263-3 C12 3263-4 C12 3265-1 D12 3265-2 D12 3265-3 D12 3265-4 D12 3267-1 D12 3267-2 D12 3267-3 D12 3267-4 D12 3269-1 E12 3269-2 E12 3269-3 D12 3269-4 D12 3271-1 E12 3271-2 E12 3271-3 E12 3271-4 E12 3273-1 E12 3273-2 E12 3273-3 E12 3273-4 E12 3275-1 F12 3275-2 F12 3275-3 F12 3275-4 E12 3277-1 F12 3277-2 F12 3277-3 F12 3277-4 F12 3281-1 F12 3281-2 F12 3281-3 F12 3281-4 F12 3283 G12 3284 G12 3285 G12 3286 G12 3294 H8 3295 I6 3296 H8 4291 H6 4292 H6 4293 H6 4294 I8 5201 B2 5291 F2 7201 C2 7211 C6 7231 C9 7292 F4 7293 H4 7294 H7 T201 D3 T202 D3 43 44 DVDR3350H PAINEL DIGITAL - CAMADA FISÍCA IEEE1394 1 2 3 4 5 6 7 8 9 10 11 12 13 IEEE1394 Physical Layer A A B B IEEE1394 Link - Physical (LNK) C C 3V3BE 5301 BLM18P 3V3I 2301 10u 25V 20 T310 13 24 3302 10K T321 19 3331 3332 5K6 1% 33 750R 1% 34 F 31 100n 2321 4K7 100R 12 T315 37 40 SM CPS LPS TPA+ TPA- ISO 0 1 TPB+ TPB- R TPBIAS 0 PC 1 2 PD RESET AGND DGND C LKON 4 5 6 7 8 9 10 11 E T301 T302 T303 T304 T305 T306 T307 T308 30 29 28 27 16 17 18 3306 3307 3308 680R 680R 680R 15 T311 3303 10K 3304 10K 3V3I F 3322 3321 T316 D 0 1 2 3 4 5 6 7 1-PORT CABLE TRANCEIVER ARBITER 2 T313 3 T314 IEEE1394 Physical - Transport (PHY) 1K0 SE 0 1 22R 3344 56 R 1% 3301 TESTM CTL 3305 3345 5K1 1% 23 FILTER 1 T309 48 T312 3343 56R 1% 3V3I 1K0 1K0 1K0 LREQ XO 0 1 SYSCLK 2343 220p 22 3360 3361 3362 Φ 3342 56R 1% 3V3I 38 39 DVDD 2341 1u0 100n AVDD XI D 3341 56R 1% 43 PLLVDD 42 T352 25 35 7301 TSB41AB1PHP GND_HS 3V3I 100n T351 4361 3V3I 2307 PLLGND E 100n 49 2361 100n 2304 41 10p 100n 2306 14 46 47 2352 2305 21 44 45 1351 24M576 AT-49 10p 3351 1M0 2351 100n 100n 26 32 36 D 2302 2303 G G H H I I 3139_243_32683_a2_sh130_sh3.pdf 2005-07-08 1351 D5 2301 D6 2302 D6 2303 D6 2304 D6 2305 D7 2306 D7 2307 D7 2321 G5 2341 G9 2343 G9 2351 D5 2352 E5 2361 E5 3301 E5 3302 F5 3303 G8 3304 G8 3305 E8 3306 F7 3307 F7 3308 F7 3321 F5 3322 G5 3331 F5 3332 F5 3341 F9 3342 F9 3343 F9 3344 F9 3345 G9 3351 E5 3360 E5 3361 E5 3362 E5 4361 E5 5301 C6 7301 D6 T301 E7 T302 E7 T303 E7 T304 E7 T305 E7 T306 E7 T307 E7 T308 F7 T309 E7 T310 F6 T311 F7 T312 E7 T313 E7 T314 E7 T315 F6 T316 F6 T321 F6 T351 E6 T352 E6 DVDR3350H PAINEL DIGITAL - PROCESSADOR DE ENTRADA DE VÍDEO 1 2 3 4 5 6 7 8 9 10 11 12 13 Video Input Processor A A 1V8BE 3V3BE 5421 BLM18P 5411 BLM18P 1V8BE 100n 100n 100n 2414 2415 100n 2413 2412 2426 2411 10u 25V 100n 100n 2425 100n 100n 2424 3V3A2 2427 100n 100n 2423 2421 330u 16V B 2422 1V8A2 3V3BE 5401 BLM18P 5431 BLM18P 2461 10p E T423 VIP_RST# VIP_SCL F Video Input Analog (VIA) VIP_SDA 3455 100R 75 3452 10K 33 2453 100n 34 3453 100n 100n 100n 2402 2404 1V8A2 2403 2401 10u 25V 3V3D2 IOVDD D 76 Communication (COM) PLL_A18VDD 38 48 61 31 41 55 67 4 CH1_A33VDD 5 CH2_A33VDD 20 CH3_A33VDD 21 CH4_A33VDD 78 CH1_A18VDD 11 CH2_A18VDD 14 CH3_A18VDD 25 CH4_A18VDD Φ DVDD 0 1 2 3 C 4 5 6 RED C_7 GREEN C_8 BLUE C_9 FSO AVID XTAL1 XTAL2 PWDN RESETB 100R 3407 22R T421 28 3408 22R T422 29 3421 1K0 VIA_BPb_2 2471 100n VIA_BPb_3 3422 1K0 VIA_SC_FR_2 2472 100n VIA_SC_FR_3 3423 1K0 VIA_CVBS_FR_2 2473 100n VIA_CVBS_FR_3 3424 1K0 VIA_GY_2 2474 100n VIA_GY_3 3425 1K0 VIA_SY_FR_2 2475 100n VIA_SY_FR_3 3426 1K0 VIA_SY_RE_2 2476 100n VIA_SY_RE_3 16 17 18 3427 1K0 VIA_RPr_2 2477 100n VIA_RPr_3 23 3428 1K0 VIA_CVBS_TU_2 2478 100n VIA_CVBS_TU_3 3429 1K0 VIA_SC_RE_2 2479 100n VIA_SC_RE_3 3430 1K0 VIA_CVBS_RE_2 2480 100n VIA_CVBS_RE_3 80 1 2 7 8 9 SCL FID SDA FSS 7401 TVP5146PFP VI_1_A VI_1_B VI_1_C HS CS VS VBLK VI_2_A VI_2_B VI_2_C GLCO I2CA INTREQ VI_3_A VI_3_B VI_3_C DATACLK VI_4_A 2K2 3450 4K7 59 58 57 36 T431 3451 22R 71 T432 3456 2K2 35 T433 72 73 T434 T435 E 4486 3454 GND_HS 0 1 2 3 4 5 6 7 8 9 37 2K2 3481 10K F 30 T412 40 T411 54 53 52 51 50 47 46 45 44 43 T400 T401 T402 T403 T404 T405 T406 T407 T408 T409 3V3D2 4481 3482 3492-1 3492-2 3492-3 3492-4 3488-1 3488-2 3488-3 3488-4 3486 3484 1 2 3 4 1 2 3 4 22R 8 7 6 5 8 7 6 5 22R 22R 22R 22R 22R 22R 22R 22R 22R 22R G 81 PLL_A18GND 77 IOGND 39 49 62 DGND 27 32 42 56 68 3 CH1_A33GND 6 CH2_A33GND 19 CH3_A33GND 22 CH4_A33GND AGND 79 CH1_A18GND 10 CH2_A18GND 15 CH3_A18GND 24 CH4_A18GND 13 26 A18GND_REF 1% 100p 2490 3480 75R 1% 100p 2489 3479 75R 1% 100p 2488 3478 75R 2487 3477 75R 100p 1% 1% 100p 2486 3476 75R 1% 100p 2485 3475 75R 1% 100p 2484 3474 75R 100p 2483 3473 75R 1% 1% 100p 2482 3472 75R 1% 100p 2481 3471 75R 3457 GPIO<0:14> Y G 70 69 66 65 64 63 60 Video Input Digital (VID) 74 3V3D2 1V8D2 100n 12 A18VDD_REF 1461 T462 SYSRST# C T461 3461 1M0 2462 10p 3V3A2 100n 2434 2435 3V3D2 1V8A2 100n 100n 2432 C 2433 2431 10u 25V 1V8D2 D B H H I I 3139_243_32683_a2_sh130_sh4.pdf 1 2 3 4 5 6 7 8 9 10 11 12 2005-07-08 13 1461 D7 2401 C9 2402 C9 2403 C9 2404 C9 2411 B9 2412 B9 2413 B9 2414 B9 2415 B10 2421 B7 2422 B7 2423 B7 2424 B7 2425 B8 2426 B8 2427 B8 2431 C7 2432 C7 2433 C7 2434 C7 2435 C8 2453 E6 2461 D6 2462 D6 2471 F6 2472 F6 2473 F6 2474 F6 2475 F6 2476 F6 2477 G6 2478 G6 2479 G6 2480 G6 2481 G2 2482 G3 2483 G3 2484 G3 2485 G4 2486 G4 2487 G4 2488 G4 2489 G5 2490 G5 3407 E6 3408 E6 3421 F5 3422 F5 3423 F5 3424 F5 3425 F5 3426 F5 3427 G5 3428 G5 3429 G5 3430 G5 3450 E10 3451 E10 3452 E6 3453 E6 3454 F10 3455 E6 3456 E10 3457 D10 3461 D7 3471 G2 3472 G2 3473 G3 3474 G3 3475 G3 3476 G4 3477 G4 3478 G4 3479 G4 3480 G5 3481 F10 3482 F10 3484 G10 3486 G10 3488-1 G10 3488-2 G10 3488-3 G10 3488-4 G10 3492-1 G10 3492-2 G10 3492-3 G10 3492-4 G10 4481 F11 4486 F11 5401 C9 5411 B9 5421 B7 5431 C7 7401 F9 T400 G10 T401 G10 T402 G10 T403 G10 T404 G10 T405 G10 T406 G10 T407 G10 T408 G10 T409 G10 T411 F10 T412 F10 T421 E7 T422 E7 T423 E6 T431 E10 T432 E10 T433 F10 T434 F10 T435 F10 T461 D7 T462 E7 45 46 DVDR3350H PAINEL DIGITAL INTERFACES 3 4 5 Interfaces 8 9 T527 T528 T529 T530 T531 3521 240R 1% T532 3523 5K6 1% T533 T534 T535 3544 22R T544 3545 22R T545 3546 22R T546 T547 3529 1K0 C 100n Communication Communication (COM) 1551 HLW20S-2C7 3514 100R 3513 4K7 3552 3553 22R 22R COM_SCL_2 3556 22R COM_DHOST_1 3557 22R COM_FPSCK_1 T551 T552 T553 T554 T555 T556 COM_SDA_2 22R 22R 22R 22R 22R 22R 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 T557 T558 T559 T560 T561 T562 T563 T564 T565 T566 T567 T568 T569 HOSTRST# 3562 3563 3564 3565 3566 3567 COM_AINSEL0_1 COM_AINSEL1_1 COM_FANSW_1 COM_FBSCRT_1 COM_SBSCRT0_1 COM_SBSCRT1_1 COM_ODDSW_1 ODD_INTRQ_1 T596 ODD_DA(1)_1 T597 T598 T599 T600 ODD_DA(0)_1 ODD_DA(2)_1 ODD_CS0#_1 ODD_CS1#_1 3582 3583 2583 3580 3584-1 3584-2 3584-3 3584-4 1 2 3 4 8 7 6 5 33R 33R 33R 33R 4K7 33R 680R 22p 33R 33R 33R 33R 33R HDD_DD(15)_1 3677 3678 7630 BC847B HDD_DIOW#_1 HDD_DIOR#_1 T691 HDD_IORDY_1 HDD_DMACK#_1 T692 T693 T694 T695 5VBE HDD_INTRQ_1 T696 HDD_DA(1)_1 T697 T698 T699 T700 HDD_DA(0)_1 HDD_DA(2)_1 HDD_CS0#_1 HDD_CS1#_1 3679-1 3679-2 3679-3 3679-4 3681 4681 3682 3683 2683 3680 3684-1 3684-2 3684-3 3684-4 8 7 6 5 33R 33R 33R 33R 4K7 3623 12K 1% 8 7 6 5 33R 680R 22p 33R 33R 33R 33R 33R 22p 22p 22p 22p 2566 2567 2568 22p 2564 2565 22p 22p 2563 22p 2557 2562 22p 100n 2508 22p 100n 2507 2556 10K 10K 10K 10K 7621 L5970D 5621 BLM31 8 12V 4 1 2 3 4 3501 3502 3507 3508 5V 4K7 33R 1 2 3 4 22p 3631 1K0 4623 T690 2553 100n 2506 3569 4K7 100n 3630 10K 3 7 VCC COMP OUT FB INH SYNC GND VREF H 5625 15u 1 7501 TPS2051D 5 2 6 4 2 USB 5V 3 T701 1 EN OUT 2 1 IN 3 2 OC_ 6 1502 B4B-PH-K 7 5V_USB 3503 3504 3505 3506 8 5 22R 22R 15K 15K T605 T606 T607 T608 1 2 3 4 I 1 T601 HDD_DD(0)_1 100n T595 5VBE 8 7 6 5 HDD_DD(14)_1 2502 T592 T593 T594 1 2 3 4 HDD_DMARQ_1 HDD_DD(1)_1 G GND ODD_DMACK#_1 3579-1 3579-2 3579-3 3579-4 3581 4581 T689 HDD_DD(13)_1 F 3570 4K7 100n ODD_IORDY_1 4K7 33R HDD_DD(2)_1 E 7568 BC847B CHASSIS4 2503 ODD_DIOW#_1 ODD_DIOR#_1 T591 3577 3578 HDD_DD(12)_1 CHASSIS3 100n ODD_DD(15)_1 HDD_DD(4)_1 CHASSIS2 2626 ODD_DD(0)_1 HDD_DD(10)_1 HDD_DD(3)_1 CHASSIS1 2625 330u 16V ODD_DD(14)_1 HDD_DD(5)_1 HDD_DD(11)_1 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R SS24 ODD_DD(1)_1 HDD_DD(9)_1 8 7 6 5 8 7 6 5 8 7 6 5 8 7 6 5 6621 ODD_DD(13)_1 HDD_DD(6)_1 10K 33R 1 2 3 4 1 2 3 4 1 2 3 4 1 2 3 4 3621 620R 1% ODD_DD(12)_1 ODD_DD(2)_1 HDD_DD(8)_1 3671 3672 3673-1 3673-2 3673-3 3673-4 3674-1 3674-2 3674-3 3674-4 3675-1 3675-2 3675-3 3675-4 3676-1 3676-2 3676-3 3676-4 3622 3K3 1% ODD_DD(3)_1 HDD_DD(7)_1 22n ODD_DD(11)_1 HDD_RST#_1 2628 ODD_DD(4)_1 5VBE T671 T672 T673 T674 T675 T676 T677 T678 T679 T680 T681 T682 T683 T684 T685 T686 T687 T688 220p ODD_DD(10)_1 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 2627 ODD_DD(5)_1 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 33R 100n ODD_DD(9)_1 8 7 6 5 8 7 6 5 8 7 6 5 8 7 6 5 2623 T590 ODD_DD(6)_1 10K 33R 1 2 3 4 1 2 3 4 1 2 3 4 1 2 3 4 100n ODD_DMARQ_1 ODD_DD(8)_1 3571 3572 3573-1 3573-2 3573-3 3573-4 3574-1 3574-2 3574-3 3574-4 3575-1 3575-2 3575-3 3575-4 3576-1 3576-2 3576-3 3576-4 Hard Disc Drive (HDD) T589 ODD_DD(7)_1 3560 100R 3628 4K7 1% I ODD_RST#_1 2622 H 5VBE T571 T572 T573 T574 T575 T576 T577 T578 T579 T580 T581 T582 T583 T584 T585 T586 T587 T588 1671 1-440094-2 2621 330u 16V G 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 Optical Disc Drive (ODD) 1571 1-440094-2 HDD_IDE 2505 3568 1K0 F 2552 5VBE ODD_IDE 3139_243_32683_a2_sh130_sh5.pdf 1 2 3 4 B D 2526 2525 330u 16V SS24 3528 4K7 1% 3522 12K 1% 3512 4K7 7522 BC847B 6521 4523 5VBE 2529 22 n 4 3531 1K0 SYNC 3511 1K0 E T542 T543 1V8BE GND GND_HS 7 9 7511 BC847B 22R 22R 5 3530 1K0 FB 22n INH COMP D 3542 3543 A 5525 15u 1 220p OUT 2528 2 T541 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 T516 Φ VREF 2527 VCC 3 6 8 100n 7521 L5973D 2523 100n 2513 2522 100n 2512 2511 220u 16V 2521 330u 16V 5511 BLM31 5V 100n 5521 BLM31 12V 22R 22p T526 T540 3541 22p T525 T539 22R 2546 T524 22R 3540 22p T523 3539 2544 6506 BAT760 6505 BAT760 6502 BAT760 100n 2520 6501 BAT760 100n 2519 2518 220u 16V T522 2545 7 T521 T536 T537 T538 22p 8 1 2 3 4 5 6 22R 22R 22p 1 2 3 4 5 6 3537 3538 2543 HOSTRST# T611 T612 T613 T614 T615 T616 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 1536 HLW22S-2C7 22p 6595 BAS316 22p T518 T519 T520 1522 HLW24S-2C7 2542 3595 2596 1511 1512 B6B-PH-K BM06B-SRSS-TBT 5VBE T501 T502 T503 T504 T505 T506 T507 T508 T509 T510 T511 1 2 3 4 5 6 7 8 9 HDDSW 10 11 12 13 Audio IO 1521 HLW30S-2C7 2541 4 NC GND IEEE1394 3V3BE C 12 Audio (AUD) CD SYSRST# 5518 BLM31 1501 B12P-PH-K 11 Video IO B Power supply 10 Video Output Analog (VOA) 4K7 100n 1 OUTP 2595 100n 5 T517 2517 2 2V5BE 2515 22u 50V 100n COM T515 3 OUT 2516 IN 7595 NCP303LSN30 INP 3 2 7515 LD29150DT25R 1 7 3V3BE 5VBE A 6 Video Input Analog (VIA) 2 IEEE1394 Physical - Transport (PHY) 1 5 6 7 8 9 10 11 12 2005-07-08 13 1501 C1 1502 I13 1511 A7 1512 A8 1521 A10 1522 A10 1536 A13 1551 D13 1571 F1 1671 F3 2502 I11 2503 I10 2505 F7 2506 F7 2507 F7 2508 F7 2511 D2 2512 D2 2513 D3 2515 A2 2516 B2 2517 B2 2518 C2 2519 C2 2520 C2 2521 D3 2522 D3 2523 D4 2525 D7 2526 D8 2527 D6 2528 D6 2529 D7 2541 C12 2542 C12 2543 C12 2544 C12 2545 C12 2546 C13 2552 F11 2553 F11 2556 F11 2557 F11 2562 F11 2563 F11 2564 F12 2565 F12 2566 F12 2567 F12 2568 F12 2583 I2 2595 A4 2596 A4 2621 I6 2622 I7 2623 I7 2625 I10 2626 I10 2627 I7 2628 I8 2683 I5 3501 H11 3502 H11 3503 I12 3504 I12 3505 I12 3506 I12 3507 H11 3508 H11 3511 D2 3512 E2 3513 E2 3514 E2 3521 C6 3522 E5 3523 C6 3528 E6 3529 D7 3530 E6 3531 E7 3537 A11 3538 A11 3539 A11 3540 B11 3541 B11 3542 B11 3543 B11 3544 B11 3545 B11 3546 C11 3552 D10 3553 E10 3556 E10 3557 E10 3560 F10 3562 E10 3563 E10 3564 E10 3565 E10 3566 F10 3567 F10 3568 F10 3569 F10 3570 G10 3571 F2 3572 F2 3573-1 F2 3573-2 G2 3573-3 G2 3573-4 G2 3574-1 G2 3574-2 G2 3574-3 G2 3574-4 G2 3575-1 G2 3575-2 G2 3575-3 G2 3575-4 G2 3576-1 G2 3576-2 G2 3576-3 G2 3576-4 H2 3577 H2 3578 H2 3579-1 H2 3579-2 H2 3579-3 H2 3579-4 H2 3580 I2 3581 H2 3582 H2 3583 I2 3584-1 I2 3584-2 I2 3584-3 I2 3584-4 I2 3595 A5 3621 I9 3622 I9 3623 H9 3628 I7 3630 G7 3631 G8 3671 F5 3672 F5 3673-1 F5 3673-2 G5 3673-3 G5 3673-4 G5 3674-1 G5 3674-2 G5 3674-3 G5 3674-4 G5 3675-1 G5 3675-2 G5 3675-3 G5 3675-4 G5 3676-1 G5 3676-2 G5 3676-3 G5 3676-4 H5 3677 H5 3678 H5 3679-1 H5 3679-2 H5 3679-3 H5 3679-4 H5 3680 I5 3681 H5 3682 H5 3683 I5 3684-1 I5 3684-2 I5 3684-3 I5 3684-4 I5 4523 D5 4581 H2 4623 H9 4681 H5 5511 C2 5518 B2 5521 C4 5525 D7 5621 H7 5625 H9 6501 C7 6502 C7 6505 C7 6506 C8 6521 D7 6595 A5 6621 I9 7501 H11 7511 E2 7515 A2 7521 C4 7522 D6 7568 F10 7595 A4 7621 H8 7630 G8 T501 C1 T502 C1 T503 C1 T504 C1 T505 C1 T506 C1 T507 C1 T508 C1 T509 C1 T510 D1 T511 D1 T515 A2 T516 C8 T517 A5 T518 A9 T519 A9 T520 A9 T521 A9 T522 B9 T523 B9 T524 B9 T525 B9 T526 B9 T527 B9 T528 B9 T529 C9 T530 C9 T531 C9 T532 C9 T533 C9 T534 C9 T535 C9 T536 A13 T537 A13 T538 A13 T539 A13 T540 B13 T541 B13 T542 B13 T543 B13 T544 B13 T545 B13 T546 C13 T547 C13 T551 D13 T552 D13 T553 E13 T554 E13 T555 E13 T556 E13 T557 E13 T558 E13 T559 E13 T560 E13 T561 E13 T562 E13 T563 E13 T564 E13 T565 E13 T566 F13 T567 F13 T568 F13 T569 F13 T571 F1 T572 F1 T573 F1 T574 G1 T575 G1 T576 G1 T577 G1 T578 G1 T579 G1 T580 G1 T581 G1 T582 G1 T583 G1 T584 G1 T585 G1 T586 G1 T587 G1 T588 H1 T589 H1 T590 H1 T591 H1 T592 H1 T593 H1 T594 H1 T595 H1 T596 I1 T597 I1 T598 I1 T599 I1 T600 I1 T601 I1 T605 I13 T606 I13 T607 I13 T608 I13 T611 A7 T612 A7 T613 A7 T614 A7 T615 B7 T616 B7 T671 F4 T672 F4 T673 F4 T674 G4 T675 G4 T676 G4 T677 G4 T678 G4 T679 G4 T680 G4 T681 G4 T682 G4 T683 G4 T684 G4 T685 G4 T686 G4 T687 G4 T688 H4 T689 H4 T690 H4 T691 H4 T692 H4 T693 H4 T694 H4 T695 H4 T696 I4 T697 I4 T698 I4 T699 I4 T700 I4 T701 I4 DVDR3350H PAINEL DIGITAL - LAYOUT PARTE PRINCIPAL ( SUPERIOR) TopView_DigitalBd_32683.pdf 2005-11-18 47 48 DVDR3350H PAINEL DIGITAL- PARTE PRINCIPAL (INFERIOR) BottomView_DigitalBd_32683.pdf 2005-11-18 DVDR3350H 49 8. Circuito e Descrições de IC 8.1 Painel PSU • 8.1.1 Geral 30.5+/-0.15 AR Y 16+/-0.1 110+/-0.1 Mains connector 9+/-0.1 This screw can be used as EMC Y-capacitor connection 39+/-0.1 16+/-0.1 No component, No copper track area 4+/-0.1 170+/-0.2 PR IM 12+/-0.1 Pin no. Supply / Signal 1 3V3D 2 3V3D 3 3V3D 4 3V3D 5 GND 6 12VD 7 GND 8 GND 9 5VD 10 HD_ON 3.5+/-0.1 Conector D: Fonte para motor básico. G Pin no. Supply / Signal 1 12VSTBY 2 STBY control 3 5VSTBY 4 DD_ON 5 3V3STBY 6 IPFAIL 7 5NSTBY 8 GND 9 33VSTBY 10 GND 11 VGNSTBY Remarks >2.5V = supply for conn. B is off (Standby mode) <0.5V = supply for conn. B is on (On mode) >2.5V = supply for conn. D is on <0.5V = supply for conn. D is off >4.0V = power is good <0.5V = power fail 5ND • Figura 8-1 Layout do painel PSU Conector A: Fonte/Sinal para o painel analógica GND 12 >2.5V = supply for conn. C & G is on <0.5V = supply for conn. C & G is off Conector C: não está em uso. 95+/-0.15 O painel PSU provém as seguintes conexões para o resto do aparelho: 11 Remarks • D B A C Dia=3.2+/-0.05 (4x) Keep 10x10 area as base of metal plate for screws • Conector B: Fonte para o painel digital • Pin no. Supply 1 12VE 2 GND 3 GND 4 5VE Conector E: Fonte para HDD Pin no. Supply 1 12VH 2 GND 3 GND 4 5VH S O cabo elétrico deverá estar desconectado do aparelho antes da realização dos procedimentos mencionados abaixo: A PSU é projetada com proteção de curto-circuito que irá desligar a fonte de alimentação. Quando isso acontecer, a tensão armazenada no capacitor C1 e C2 irá impedir que a fonte de alimentação ligue, consequentemente eles devem ser descarregados com uma chave de fenda com isolante de alta tensão, antes que a PSU funcione normalmente novamente. Nota: Durante este processo de descarga dos capacitores, poderá ocorrer faíscas, o que é típico de alta tensão armazenada no capacitor C1 e C2. 50 DVDR3350H 8.2 Painel Frontal (Painel - Display + Chave) 8.3. Painel Analógico 8.2.1 Geral 8.3.1. Geral O painel consiste das seguintes partes: Slave μP Frontend (Áudio e Vídeo) VFD Caletator gerador de voltagem A PCBA consiste das seguintes partes: Controle de ventilação Tuner frontend Áudio ADC/DAC 8.2.2 Slave (P (IC 7105: UPD16316GB) 8.3.2. Controle de ventilação O núcleo do Display frontal + Keyboard é o Slave μP, isto liga uma fonte 5V e é responsável pelas seguintes funções: Interagir com o chip Domino nO painel digital Avaliação da matriz keyboard dentro do painel frontal Decodificar os comandos do controle remoto dos infra vermelho receptor Ativação e controle do display Ativação do Wake-Up Temporizador O laser no OPU do driver é muito sensível as temperaturas. Por esta razão, um circuito de controle de ventilação [7802 & 7803] foi instalado no painel. O ventilador está ligado quando o aparelho está no modo ATIVO, e desligado quando a bandeja está aberta. Quando o aparelho está no modo Standby, o ventilador é desligado. O controle do ventilador vêm do painel digital. 8.3.3. Tuner Frontend [1100 : TMQZ2] Segue duas frequências de pulsos de disparo: 5MHz para operações normais 32.768KHz para tempo real no relógio 8.2.3 Interface com Domino chip Isto comunica-se com o Domino Host no painel digital via 6 fios simultâneamente interface de série. O Host é sempre o master para gerar a comunicação clock com o Slave μP sem se relacionar com a direção da transferência de dados. 8.2.4. Avaliação da matriz do teclado A tecla matriz é usada no painel frontal. O slave μP faz o escaneamento da tecla com FIP9 - FIP24 (pino 23-26 e 29-40) como saída e KEY_A-KEY_C (pino 41-43) como entrada. Cada tecla é atribuída a um código de tecla baseado nas portas de entrada e saída, e o slave μP irá avaliar pelo código da tecla). 8.2.5. Receptor IR e avaliação de sinal. O receptor IR no painel frontal contém um amplificador seletivamente controlado assim como um fotodiodo. O fotodiodo transforma a recepção da transmissão de infra vermelho para pulsos elétricos, os quais são amplificados e demodulados. Na saída do receptor IR, uma sequência de pulso com o nível TTL, que corresponde a curva envelope do comando IF do controle remoto pode ser medido. Esta sequência de pulso é alimentada no slave μP para processos posteriores via pino 13. 8.2.6. Display Florescente a vácuo 1203: HUV-08SS65T] O VFS é totalmente controlado e dirigido pelo slave μP. 8.2.7. VFD Gerador de calefação de tensão O circuito oscilador fonrnecido pela [5100, 2101, 2102 & 7100] fornece o transistor do sinal da onda do seno [7101, 7102 & 7103] para gerar 50% duty-cycle 48Khz AC formas de ondas para o filamento do VFD. 8.2.8. Ativação do temporizador Wake-up Durante o modo Standby, o slave μP fornece um serviço de despertador (POWER_CTL-linhas mudam para alto), então o Domino Host (no painel digital) inicia e pede pela razão do Wake-up. O painel analógico suporta 2 possíveis unidades de Tuner Frontend chamadas: 1101 - PAL BG, DK e I Broadcast System 1100 - NTSC-M Broadcast System Contém uma entrada RF para conexão com antena e saída RF que fornece um RF loop through para conexão com TV. O Frontend (Tuner e IF-demodulador) são controlados por 12C (SCL_5V- e SDA_5V-) linhas providas pelo Domino Host no painel digital. O processamento de vídeo completo é feito nesta unidade e a saída de vídeo (CVBS) é feita do pino [VID_OUT] via transistor como CVBS_TV-line para o circuito de vídeo I/O. Os componentes de áudio-IF SIF1 são feitos do pino [SIFOUT] por demodulação pelo processador Multi-sound. Demodulador de áudio A demodulação de áudio é feita pelo MSP3425 [7500], que também é totalmente controlado via barramento 12C pelo Domino Host. Os sinais de áudio são disponíveis no pino 30 e pino 31 e alimentados como AFER- e AFEL-line para o áudio I/O para processos posteriores. Figura 8- Áudio Analógico IO from FEBE / digital board D_DATA Tuner AINFL VOL 14 16 AMCO AKILL BMUTEC SIF1 AINFR DKILL IPFAIL MUTE AMUTEC DAC VOR UDA1334BTS AIN1L Modulator REAR IN-EXT 1 (YUV) AIN1R AIN2L AIN2R ALDAC ARDAC SDA_5V SCL_5V (OPTION) from CU ARDAC ALDAC SIF1 38 37 41 40 2 (optional) (optional) MSP3415G 12 13 8 9 DACM_L I2C Control Q.Peak Det DACM_R SC1_OUT_L SC1_OUT_R Demodulator Source select REAR IN-EXT2 (CVBS / YC) Audio IO 27 26 31 30 AMCO AFEL AFER RSA2 RSA1 AIN2R AIN1R AINFR AFER AIN2L AIN1L AINFL AFEL 11 15 14 12 45 2 5 3 1 HH HL LH LL HH HL LH LSB 10 9 Logic MSB MSB/LSB LL 6 L H L H 0dB 0dB AKILL AMUTEC MUTE MUTE BMUTEC 13 3 AKILL POS:7301 HEF4052 from digital board DA OUT ARADC ALADC ADC AR AL AR AL to FEBE / digital board A_DATA REAR OUT1 (YUV) REAR OUT2 (CVBS / YC) Optical Audio Out (OPTION) Dig.Audio Out ALDAC ARDAC 3 1 UDA1361TS DVDR3350H 51 8.3.4 Roteador de áudio 52 DVDR3350H O processameto de áudio é sempre feito em stereo (isso significa separação entre os canais direito e esquerdo) e a troca completa é realizada usando HEF4052, processador Multi-sound. a) Trajeto de gravação A seleção completa de sinal de áudio para gravação é feita por HEF4052 [7301], que é um duplo four-to-one multiplexer. As linhas de entrada para o seletor [7301] são providas pelo MSP [7500] (AFEL/AFER) ou entrada de cinch traseiro (Ext AIN2L/AIN2R) ou a entrada de cinch frontal (AINFL/AINFR). O [7301] controlado via sinais RSA 1- e RSA 2- provém do MSP [7500]. O MSP atua como um expansor de porta do slave μP. O Op-Amp na saída [7301] é necessário para razões de desempenho e atua também como um driver. Os sinais selecionados ALADC e ARADC são diretamente alimentados pelo Áudio-ADC. Como existe também uma quinta entrada (DV-in), os correspondentes sinais de áudio (ALDAC/ ARDAC) do painel digital são distribuídos via MSP [7500] e saída como AFEL/AFER para seletor [7301] b) Saída de cinch O Multiplexer (HEF4052) seleciona sinais de poucas fonte, chamadas Cinch Frontal de Entrada (AIN2L/AIN2R) Cinch Frontal de Entrada (AINFL/AINFR) e MSP (AFEL/AFER). O multiplexer é controlado via sinais RSA 1 e RSA 2 vindos do MSP. c) Trajeto de saída digital de áudio. Adiconado á saída analógica o aparelho é também equipado com saída de áudio digital via plug cinch [1701]. O sinal é gerado no painel digital e distribuído via cabo de interface de áudio e conector [1600] para o painel analógico. Aqui o DAOUT-line primeiro passa por um inversor 6-fold [7700] usado como um driver e para razões de performance (redução de ruído, jittler, etc.). Mais tarde um transformador [5700] é necessário para alcançar o nível correto e também para conseguir uma saída instável com grupos isolados antes do sinal ser alimentado via [3712 e 3713] para plug cinch [1701]. O capacitor [2706] atua como acoplador-AC entre conector e set-ground. 8.3.5. Audio ADC/DAC A conversão de sinais analógicos de áudio (ALADC/ARADC) do seletor de gravação [7301] é feita via UDA 1361TS [7606]. Este IC pode processar sinais de entrada até 2Vrms utilizando resistores externos em série com os pinos de entrada. Todos os sinais de clock exigidos são gerados no painel digital e somente os dados de áudio (A_DAT-line) são distribuídos do analógico para o painel digital para processos posteriores. A transformação de áudio digital para analógico é feita por CS4351 [7603]. Todos os sinais clock necessários provém do painel digital e dados de áudio digital, (D_DATA0-line) são convertidos em sinais analógicos (pino 15 e 18). Os sinais de saída da parte áudio DAC (ALDAC/ARDAC) são diretamente distribuídas para os soquetes cinch traseiros. Para evitar plops e outros ruídos audíveis, existe na saída um estágio mute implementado para cada canal. A ativação da função mute é feita via AMUTE e BMUTE (mute digital de silêncio) do áudio DAC e também a linha AKILL que é uma combinação de D_KILL do painel digital e POWER_FAIL da fonte de alimentação. Figura 8-3 Vídeo Analógico IO REAR IN -EXT2 Y D_Pr D_Pb U (Pb) V (Pr) REAR IN-EXT1 IN-1 CFIN YFIN C_REAR Y_REAR CVBS_REAR D_C D_Y D_CVBS TUNER WSFI to CU Y/C CVBS WSRI to CU Y/C CVBS From digital board / FEBE Backend FRONT IN (optional) (optional) (optional) (optional) (optional) CR_OUT VY_OUT Y_REAR CVBS_TV A_Y A_U A_V C_FIN Y_FIN CVBS_FIN C_REAR WSRO Y/C V (Pr) CVBSR_OUT U (Pb) REAR OUT1 OUT CVBS_REAR Y To digital board REAR OUT OUT2 S-CONN D_Y Video IO DVDR3350H 53 8.3.6 Roteamento de vídeo 54 DVDR3350H A mudança das variadas entradas de sinais de vídeo são feitas pelo Processador de Entrada de Vídeo no painel digital. Estes sinais são diretamente distribuídos para o painel digital pelo conector 1205 no painel analógico. saída de vídeo. Um função camada de link 1394 também é integrada, exigindo somente um dispositivo externo simples da camada física. O DMN-8652 tem um aparelho de USB Physical Layer Interface integrado. O painel codifica e multiplexa vídeo analógicos e descompressa áudio digital (I2S) em corrente MPEG2. Esta corrente MPEG2 é formatada para gravação pelo DVD+RW. Na reprodução, o painel irá decodificar o vídeo MPEG2 em vídeo analógico. Adicionando, uma corrente DV pode ser recebida via IEEE 1394 (i-link), e transformada para o formato MPEG2. 8.4. Painel Analógico O painel digital é baseado na alta integração LSI ‘Domino’ chip BGA (Ball Grid Array), DMN-8652. Este IC contém 2 chips internos ATAPI controlado e integrado a um codificador de vídeo, e fornece suporte interno para não-simultâneo progressivo e interlaçada 8.4.1 Modo de gravação TO/FROM FRONTEND PART ATAPI TO/FROM HARD DISK 7401 7101 VIP TVP5146 ITU656 DMN 8652 I 2C 1FH VIDEO (2) OUT CLOCK 13.5MHz DIG. AUDIO OUT 7211/7231 I2S A UDIO OUT DDR SDRAM 16M X 16Bit I2S A UDIO IN For DV-in version only 1394 TSB41AB1 FLASH 16M Bit 3V3 5V 12V (1) analogue CVBS / YC and RGB/YUV (2) analogue CVBS, YC, RGB/YUV 1512 1394 CONNECTOR 1FH VIDEO IN(1) 7294 7304 FROM POWER SUPPLY Figura 8-4 Bloco Domínio 55 DVDR3350H Parte Vídeo A entrada de sinais de vídeo analógicos CVBS (Traseiro, frontal, Tuner) e YC (Frontal) são distribuídas pelo painel para o conector 1521 e enviada para o Processador de Entrada de Vídeo, TVP5146P [7401]. Os sinais de entrada de vídeo digital do DV no painel frontal são distribuídos do conector 1521 via IEEE 1394 PHY IC [7301] para o chip Domino [7101] O Processador de Entrada de Vídeo codifica o vídeo analógico para a corrente de vídeo digital (fotmato CCIR656). A corrente de saída, chamada VID_D ( 9 : 0 ), é então distribuída para o chip Domino. Este IC codifica e decodifica a corrente de vídeo digital em/para o formato MPEG2. Parte Áudio Áudio I2S é enviada à painel analógico para o chip Domino via conector 1536. O chip Domino comprime o dado de áudio I2S em uma corrente de áudio MPEG1-L2/AC3. Front-end I2S O chip Domino interage diretamente com o motor básico via ATAPI conector 1571. Isto armazena as correntes de dados que vem (ou vão) do motor básico. No chip Domino, a corrente de vídeo MPEG2 e a corrente de áudio AC3 são enviadas para o motor básico para gravação por barramento ATAPI. 8.4.2. Modo Reprodução Durante a reprodução, os dados do motor básico vão diretamente para o chip Domino via interface ATAPI. O chip Domino tem as seguintes saídas: Vídeo analógico CVBS, YC e saídas RGB no conector 1521 Áudio I2S (formato PCM) no conector 1536 Áudio SPDIF (saída digital de áudio) no conector 1536 Saída de escaneamento progressivo conector 1522 (Não para a versão Européia) 8.4.3. Interface Motor Básico O painel digital está equipada com um barramento IDE (ATAPI) para conexão com o motor básico. 8.4.4 Distribuição de clock FRONTEND INTERFACE HARD DISK INTERFACE 14.31818MHz 7401 VIP TVP5146 7101 7211 150 MHz DMN 8652 SDRAM 7231 7301 SDRAM 1934 PHY 13.5 MHz 24.576 MHz Figura 8-5 Dominio_Clock O chip Domino tem um complexo sistema, que é necessário para suportar a execução do processo nas diferentes frequências assim como na decodificação de vídeo, decodificação de áudio ou dispositivos periféricos I/O etc. Para assegurar uma iniciação sincronizada de todos os registros e o estado das máquinas, todos os PLLs são trocados para suas frequências padrão 27MHz. Então quando a unidade de controle carregada foi corretamente inicializada e uma vez capturou todos os parâmetros carregados, ajusta os PLLs as suas frequências funcionais. Sistema de Clocks: DMN-8652 (7101, pino A1 e A2) : 13.5MHz fornecidos pelo x’tal 1101 DMN-8652 1394-LINK (7101, pino K1) : 49.152MHz fornecidos pelo 1394-PHY TVP5146 (7401, pino 74 e 75) : 14.31818MHz fornecidos pelo x’tal 1461 SDRAM (7211 r 7231, pino 45 e 46) : 150MHz fornecidos pelo DMN-8652 TSB41AB1PHP IEEE 1394 PHY IC (7301, pino 42 e 43) : 24.576MHz fornecidos pelo x’tal 1351 56 DVDR3350H 8.4.5. Fonte de alimentação • O painel digital não tem energia no modo Standby. O sinal de controde STBY no painel digital habilita a PSU e a energia no painel digital. • STBY = Baixo: o painel digital está desligada no modo Standby. • STBY = Alto: a fonte de alimentação para o painel digital está habilitada. O 3V3, +5V +12V vem da PSU, enquanto as seguintes tensões são geradas no painel digital: • O núcleo da tensão 1.8V é gerado no painel por um regulador de tensão baixo 2A [7521] • A fonte 2.5V da SDRAM é gerada por um regulador linear de saída baixa ultra rápida[7515] A fonte 1.25V DDR é gerada pelo regulador [7201] 8.4.6. Memória FLASH IC7294 : esta memória contém os parâmetros de carga e aplicações firmware. 8.4.7 Reset 5V Supply HOSTRST HDD_RST#_1 FRONT MICROPROCESSOR SYSRST# ODD_RST#_1 DMN 8652 Delay t1 POWER ON RESET & LOW VOLTAGE DETECTION NCP303LSN30 IC7595 VID_RST# Hard Disk Delay t2 Basic Engine VAD8041 Delay t2 VIP (TVP5146) Delay t2 VIP_RST# LNK_RST# RSTn PDI1394P25BD Delay t2 FLASH MEMORY Delay t1 Figura 8-6 Dominio_Reset Conceito Reset no painel digital 8.4.8. Conector I/O O resto do circuito [7595] cuida para que dispositivos diferentes no painel digital seja reinicializado na ordem correta. A energia no circuito reset fornece os seguintes resets (atraso τ1 ): • SYS_RST# para o chip Domino [7101] e memória FLASH [7294] Conector Áudio IO (item 1563) O conector de áudio IN/OUT (AIO) é utilizado para intercambiar os sinais de áudio digital entre os paineis analógico e digital. O chip Domino então gera outros sinais de reset (delay τ 2) via seus GPIOs: • VID_RST# para resetar o VIP [7401] • LINK_RST# para resetar o IEEE 1394 DV PHY IC [7301] • ODD_RST#_1 para resetar o Motor básico • HDD_RST#_1 para resetar o Disco Rígido Conector Vídeo IO (item 1521) O conector de vídeo IN/OUT (VIO) é utilizado para intercambiar os sinais de vídeo análogos entre os paineis analógico e digital. 57 DVDR3350H • • • • • • 8.5. Unidade Fonte de Alimentação 8.5.1. Os itens a seguir são as variáveis linhas de fontes forne cidas: • • • • 3V3STBY 5VSTBY 5NSTBY 12VSTBY • • • • 33VSTB VGNSTBY 3V3D 5VD para painel analógico para painel analógico para painel analógico para painel analógico e painel frontal (entre painel analógico) para painel analógico para painel frontal para painel digital para painel digital 5ND 12VD 5VE 12VE 5VH 12VH para painel digital para painel digital para motor básico para motor básico para hard disk para hard disk Modos Standby No modo Standby, a linha de controle standby é alta, desligando a fonte do 3V3D, 5VD, 5ND (provisão), 5VE, 12VD, 12VH e 12VE reduz o consumo de energia. 8.6. IC Descrição 8.6.1. Painel analógico IC7421 - SMPS Controle IC Diagrama em bloco dth VCC 1 8 START-UP CURRENT SOURCE SUPPLY MANAGEMENT clamp internal UVLO start supply GND 2 S1 7 VALLEY DRAIN HVS n.c. M-level 4 VOLTAGE CONTROLLED OSCILLATOR LOGIC DEM 100 mV OVERVOLTAGE PROTECTION FREQUENCY CONTROL OVERTEMPERATURE PROTECTION CTRL LOGIC 6 DRIVER DRIVER Iss 3 −1 LEB POWER-ON RESET S Q R Q soft start S2 blank UVLO 2.5 V 0.5 V 5 OCP burst detect TEA1507 short winding MAXIMUM ON-TIME PROTECTION 0.75 V OVERPOWER PROTECTION MGU230 Figura 8-7 Isense 58 DVDR3350H CONFIGURAÇÃO E DESCRIÇÃO DO PINO SYMBOL PIN DESCRIPTION VCC 1 supply voltage GND 2 ground CTRL 3 control input DEM 4 input from auxiliary winding for demagnetization timing, OVP and OPP Isense 5 handbook, halfpage VCC 1 8 DRAIN GND 2 7 HVS TEA1507 CTRL 3 programmable current sense input 6 DRIVER DEM 4 DRIVER 6 gate driver output HVS 7 high voltage safety spacer, not connected DRAIN 8 drain of external MOS switch, input for start-up current and valley sensing 5 Isense MGU231 Fig.3 Pin configuration. IC7500 - Família de Processador de Áudio Multistand DIAGRAMA EM BLOCO 2 3 17 21 39 ANA_IN+ ANA_IN- I2S_DA_IN1 SC1_IN_L 41 SC1_IN_R 37 SC2_IN_L 38 SC2_IN_R 43 MONO_IN SCART DSP input select ADC DVSUP AVSUP DAC Prescale SCART Output select 10 ADR_SEL I2S Control Figura 8-8 DACM_R 26 I2S_DA_OUT 16 SC1_OUT_L 31 SC1_OUT_R 30 36 20 29 25 22 STANDBYQ RESETQ VREFTOP 42 11 9 8 TP 35 D_CTR_I/O-0 D_CTR_I/O-1 TESTEN 44 VREF2 6 VREF1 5 AGNDC 15 DVSS 14 AVSS 18 AHVSS XTAL_OUT X'tal Oscillator XTAL_IN I2C_DA ADR BUS I2S_WS 13 I 2C Control I2S_CL I2C_CL ADR_CL 12 27 Source select ASG 40 DACM_L DAC Loudspeaker sound proeessing Preprocessing I2S_DA_IN2 34 19 Loudspeaker sound proeessing Preprocessing DeModulator ADC 1 CAPL_M 33 32 AHVSUP 28 N.C. N.C. N.C. MSP34x5G 24 N.C. 23 4 7 59 DVDR3350H CONFIGURAÇÃO DO PINO NC VREF1 DACM_L SC1_OUT_R DACM_R SC1_OUT_L VREF2 NC NC AHVSUP NC 33 32 31 30 29 28 27 26 25 24 23 CAPL_M 34 22 RESETQ AHVSS 35 21 I2S_DA_IN2 AGNDC 36 20 DVSS SC2_IN_L 37 19 DVSUP SC2_IN_R 38 18 ADR_CL ASG 39 17 I2S_DA_IN1 SC1_IN_L 40 16 I2S_DA_OUT SC1_IN_R 41 15 I2S_WS VREFTOP 42 14 I2S_CL MONO_IN 43 13 I2C_DA AVSS 44 12 I2C_CL MSP 34x5G 1 2 3 4 5 6 7 8 9 10 11 AVSUP STANDBYQ ANA_IN1+ ADR_SEL ANA_IN− D_CTR_I/O0 TESTEN D_CTR_I/O1 XTAL_IN TP XTAL_OUT PMQFP44 package Figura 8-9 IC7603 - 192KHz STereo DAC com 2vrms line-out DIAGRAMA EM BLOCO 1.8 V to 3.3V 9 V to 12 V 3.3 V Hardware or I 2C/SPI Control Data Register/Hardware Configuration Reset Level Translator Serial Audio Input Interpolation Filter with Volume Control Multibit ΔΣ Modulator DAC Amp + Filter DAC Amp + Filter 2 Vrms Line Level Left Channel Output PCM Serial Interface Interpolation Filter with Volume Control Multibit ΔΣ Modulator Auto Speed Mode Detect Internal Voltage Reference Figura 8-10 2 Vrms Line Level Right Channel Output External Mute Control Left and Right Mute Controls 60 DVDR3350H DESCRIÇÃO E CONFIGURAÇÃO DO PINO SDIN SCLK LRCK MCLK VD GND DIF1(SCL/CCLK) DIF0(SDA/CDIN) DEM(AD0/CS) RST 1 20 2 19 3 18 4 17 5 16 6 15 7 14 8 13 9 12 10 11 VL AMUTEC AOUTA VA_H GND AOUTB BMUTEC VQ VBIAS VA Pin Name # Pin Description SDIN 1 Serial Audio Data Input (Input) - Input for two’s complement serial audio data. SCLK 2 Serial Clock (Input) - Serial clock for the serial audio interface. LRCK 3 Left / Right Clock (Input) - Determines which channel, Left or Right, is currently active on the serial audio data line. MCLK 4 Master Clock (Input) - Clock source for the delta-sigma modulator and digital filters. VD 5 Digital Power (Input) - Positive power supply for the digital section. GND 6 16 Ground (Input) - Ground reference. RST 10 Reset (Input) - Powers down device and resets all internal resisters to their default settings when enabled. VA 11 Low Voltage Analog Power (Input) - Positive power supply for the analog section. VBIAS 12 Positive Voltage Reference (Output) - Positive reference voltage for the internal DAC. VQ 13 Quiescent Voltage (Output) - Filter connection for internal quiescent voltage. VA_H 17 High Voltage Analog Power (Input) - Positive power supply for the analog section. VL 20 Serial Audio Interface Power (Input) - Positive power for the serial audio interface BMUTEC AMUTEC 14 19 Mute Control (Output) - Control signal for optional mute circuit. AOUTB AOUTA 15 18 Analog Outputs (Output) - The full scale analog line output level is specified in the Analog Characteristics table. Control Port Definitions SCL/CCLK 7 Serial Control Port Clock (Input) - Serial clock for the control port interface. SDA/CDIN 8 Serial Control Data (Input/Output) - Input/Output for I2C data. Input for SPI data. AD0/CS 9 Address Bit 0 / Chip Select (Input) - Chip address bit in I2C Mode. Control Port enable in SPI mode. DIF0 DIF1 8 7 Digital Interface Format (Input) - Defines the required relationship between the Left Right Clock, Serial Clock, and Serial Audio Data. DEM 9 De-emphasis (Input) - Selects the standard 15μs/50μs digital de-emphasis filter response for 44.1 kHz sample rates Stand-Alone Definitions DVDR3350H IC7606 - 96KHz Amostragem de 24-bit stereo audio ADC DIAGRAMA EM BLOCO dth VDDA VSSA VRP VRN Vref 16 15 5 4 2 SYSCLK 8 9 10 UDA1361TS VSSD 1 VINL ADC ΣΔ 14 DECIMATION FILTER CLOCK CONTROL 7 MSSEL PWON 3 VINR ADC ΣΔ 13 DATAO 11 BCK DIGITAL INTERFACE 12 WS 6 DC-CANCELLATION FILTER MGT451 Figura 8-11 DESCRIÇÃO E CONFIGURAÇÃO DO PINO SYMBOL VDDD PIN DESCRIPTION VINL 1 left channel input Vref 2 reference voltage VINR 3 right channel input VRN 4 VRP 5 SFOR 6 data format selection input PWON 7 power control input SYSCLK 8 system clock 256, 384, 512 or 768fs VDDD 9 digital supply voltage VSSD 10 digital ground BCK 11 bit clock input/output WS 12 word select input/output DATAO 13 data output MSSEL 14 master/slave select VSSA 15 analog ground VDDA 16 analog supply voltage handbook, halfpage VINL 1 16 VDDA negative reference voltage Vref 2 15 VSSA positive reference voltage VINR 3 14 MSSEL VRN 4 13 DATAO UDA1361TS VRP 5 12 WS SFOR 6 11 BCK 10 VSSD PWON 7 SYSCLK 8 9 MGT452 VDDD SFOR 61 62 DVDR3350H 8.6.2 Painel Digital IC7301 - IEEE 1394a-2000 um cabo Transceiver/Arbiter DIAGRAMA EM BLOCO CPS LPS ISO CNA† SYSCLK LREQ CTL0 CTL1 D0 D1 D2 D3 D4 D5 D6 D7 Link Interface I/O Received Data Decoder/Retimer TPA+ TPA– Cable Port TPB+ Arbitration and Control State Machine Logic TPB– PC0 PC1 PC2 C/LKON R0 R1 TPBIAS PD RESET Bias Voltage and Current Generator Transmit Data Encoder Figura 8-12 Crystal Oscillator, PLL System, and Clock Generator XI XO FILTER0 FILTER1 DVDR3350H CONFIGURAÇÃO DOS PINO DIAGRAMA TERMINAL PHP XI PLLGND PLLVDD FILTER1 FILTER0 RESET LREQ DGND DGND DVDD DVDD XO PHP PACKAGE (TOP VIEW) 48 47 46 45 44 43 42 41 40 39 38 37 1 36 2 35 3 34 4 33 5 32 6 7 TSB41AB1 31 30 8 29 9 28 10 27 11 26 12 25 13 14 15 16 17 18 19 20 21 22 23 24 LPS DGND C/LKON PC0 PC1 PC2 ISO CPS DV DD TESTM SE SM SYSCLK CTL0 CTL1 D0 D1 D2 D3 D4 D5 D6 D7 PD Figura 8-13 AGND AVDD R1 R0 AGND TPBIAS TPA+ TPA– TPB+ TPB– AGND AVDD 63 64 DVDR3350H DESCRIÇÃO DO PINO TERMINAL NAME PHP NO. TYPE I/O DESCRIPTION AGND 26, 32, 36 Supply – Analog circuit ground terminals. These terminals should be tied together to the low-impedance circuit board ground plane. AVDD 25, 35 Supply – Analog circuit power terminals. A combination of high frequency decoupling capacitors near each terminal is suggested, such as paralleled 0.1 μF and 0.001 μF. Lower frequency 10 μF filtering capacitors are also recommended. These supply terminals are separated from PLLVDD and DVDD inside the device to provide noise isolation. They should be tied at a low-impedance point on the circuit board. C/LKON 15 CMOS I/O Bus manager contender programming input and link-on output. On hardware reset, this terminal is used to set the default value of the contender status indicated during self-ID. Programming is done by tying the terminal through a 10-kΩ resistor to a high (contender) or low (not contender). The resistor allows the link-on output to override the input. However, it is recommended that this terminal should be programmed low, and that the contender status be set via the C register bit. If the TSB41AB1 is used with an LLC that has a dedicated terminal for monitoring LKON and also setting the contender status, then a 1-kΩ series resistor should be placed on the LKON line between the PHY and LLC to prevent bus contention. Following hardware reset, this terminal is the link-on output, which is used to notify the LLC to power up and become active. The link-on output is a square-wave signal with a period of approximately 163 ns (8 SYSCLK cycles) when active. The link-on output is otherwise driven low, except during hardware reset when it is high-impedance. The link-on output is activated if the LLC is inactive (LPS inactive or the LCtrl bit cleared) and when: a) the PHY receives a link-on PHY packet addressed to this node, or b) the PEI (port-event interrupt) register bit is 1, or c) any of the CTOI (configuration-time-out interrupt), CPSI (cable-power-status interrupt), or STOI (state-time-out interrupt) register bits are 1 and the RPIE (resuming-port interrupt enable) register bit is also 1. Once activated, the link-on output continues active until the LLC becomes active (both LPS active and the LCtrl bit set). The PHY also deasserts the link-on output when a bus reset occurs unless the link-on output would otherwise be active because one of the interrupt bits is set (that is, the link-on output is active due solely to the reception of a link-on PHY packet). NOTE: If an interrupt condition exists which would otherwise cause the link-on output to be activated if the LLC were inactive, the link-on output is activated when the LLC subsequently becomes inactive. CNA N/A CMOS O Cable-not-active output. This terminal is asserted high when there is no incoming bias voltage. CPS 20 CMOS I Cable power status input. This terminal is normally connected to cable power through a 400-kΩ resistor. This circuit drives an internal comparator that is used to detect the presence of cable power. This terminal should be tied directly to DVDD supply if application does not require it to be used. CTL0 CTL1 2 3 CMOS I/O Control I/Os. These bidirectional signals control communication between the TSB41AB1 and the LLC. Bus holders are built into these terminals. D0 D1 D2 D3 D4 D5 D6 D7 4 5 6 7 8 9 10 11 CMOS I/O Data I/Os. These are bidirectional data signals between the TSB41AB1 and the LLC. Bus holders are built into these terminals. DVDR3350H TERMINAL NAME PHP NO. TYPE I/O DESCRIPTION DGND 14, 46, 47 Supply – Digital circuit ground terminals. These terminals should be tied together to the low-impedance circuit board ground plane. DVDD 21, 44, 45 Supply – Digital circuit power terminals. A combination of high-frequency decoupling capacitors near each terminal is suggested, such as paralleled 0.1 μF and 0.001 μF. Lower frequency 10 μF filtering capacitors are also recommended. These supply terminals are separated from PLLVDD and AVDD inside the device to provide noise isolation. They should be tied at a low-impedance point on the circuit board. FILTER0 FILTER1 38 39 CMOS I/O PLL filter terminals. These terminals are connected to an external capacitor to form a lag-lead filter required for stable operation of the internal frequency multiplier PLL running from the crystal oscillator. A 0.1 μF ±10% capacitor is the only external component required to complete this filter. ISO 19 CMOS I Link interface isolation control input. This terminal controls the operation of output differentiation logic on the CTL and D terminals. If an optional Annex J type isolation barrier is implemented between the TSB41AB1 and LLC, the ISO terminal should be tied low to enable the differentiation logic. If no isolation barrier is implemented (direct connection), or TI bus holder isolation is implemented, the ISO terminal should be tied high to disable the differentiation logic. For additional information refer to TI application note Galvanic Isolation of the IEEE 1394-1995 Serial Bus, SLLA011. LPS 13 CMOS I Link power status input. This terminal monitors the active/power status of the link layer controller and controls the state of the PHY-LLC interface. This terminal should be connected through a 10-kΩ resistor either to the VDD supplying the LLC, or to a pulsed output which is active when the LLC is powered (see Figure 9). A pulsed signal should be used when an isolation barrier exists between the LLC and PHY. (See Figure 10.) The LPS input is considered inactive if it is sampled low by the PHY for more than 2.6 μs (128 SYSCLK cycles), and is considered active otherwise (that is, asserted steady high or an oscillating signal with a low time less than 2.6 μs). The LPS input must be high for at least 21 ns to guarantee that a high is observed by the PHY. When the TSB41AB1 detects that LPS is inactive, it places the PHY-LLC interface into a low-power reset state. In the reset state, the CTL and D outputs are held in the logic zero state and the LREQ input is ignored; however, the SYSCLK output remains active. If the LPS input remains low for more than 26 μs (1280 SYSCLK cycles), the PHY-LLC interface is put into a low-power disabled state in which the SYSCLK output is also held inactive. The PHY-LLC interface is placed into the disabled state upon hardware reset. The LLC is considered active only if both the LPS input is active and the LCtrl register bit is set to 1, and is considered inactive if either the LPS input is inactive or the LCtrl register bit is cleared to 0. LREQ 48 CMOS I LLC request input. The LLC uses this input to initiate a service request to the TSB41AB1. Bus holder is built into this terminal. PC0 PC1 PC2 16 17 18 CMOS I Power class programming inputs. On hardware reset, these inputs set the default value of the power class indicated during self-ID. Programming is done by tying these terminals high or low. Refer to Table 9 for encoding. PD 12 CMOS I Power-down input. A high on this terminal turns off all internal circuitry except the cable-active monitor circuits, which control the CNA output (64-terminal PAP package only). Asserting the PD input high also activates an internal pulldown on the RESET terminal to force a reset of the internal control logic. (PD is provided for legacy compatibility and is not recommended for power management in place of IEEE 1394a-2000 suspend/resume LPS and C/LKON features.) 65 66 DVDR3350H TERMINAL TYPE I/O DESCRIPTION 41 Supply – PLL circuit ground terminals. These terminals should be tied together to the low-impedance circuit board ground plane. PLLVDD 40 Supply – PLL circuit power terminals. A combination of high-frequency decoupling capacitors near each terminal is suggested, such as paralleled 0.1 μF and 0.001 μF. Lower frequency 10 μF filtering capacitors are also recommended. This supply terminal is separated from DVDD and AVDD inside the device to provide noise isolation. It should be tied at a low-impedance point on the circuit board. R0 R1 33 34 Bias – Current setting resistor terminals. These terminals are connected through an external resistor to set the internal operating currents and cable driver output currents. A resistance of 6.34 kΩ ±1.0% is required to meet the IEEE Std 1394-1995 output voltage limits. RESET 37 CMOS I Logic reset input. Asserting this terminal low resets the internal logic. An internal pullup resistor to VDD is provided so only an external delay capacitor is required for proper power-up operation (see power-up reset in the Application Information section). The RESET terminal also incorporates an internal pulldown which is activated when the PD input is asserted high. This input is otherwise a standard logic input, and may also be driven by an open-drain type driver. SE 23 CMOS I Test control input. This input is used in manufacturing test of the TSB41AB1. For normal use this terminal may be tied to GND through a 1-kΩ pulldown resistor or it may be tied to GND directly. SM 24 CMOS I Test control input. This input is used in manufacturing test of the TSB41AB1. For normal use this terminal should be tied to GND. SYSCLK 1 CMOS O System clock output. Provides a 49.152-MHz clock signal, synchronized with data transfers, to the LLC. TESTM 22 CMOS I Test control input. This input is used in manufacturing test of the TSB41AB1. For normal use this terminal should be tied to VDD. TPA+ 30 Cable I/O TPA– 29 Cable I/O Twisted-pair cable A differential signal terminals. Board traces from the pair of positive and negative differential signal terminals should be kept matched and as short as possible to the external load resistors and to the cable connector. TPB+ 28 Cable I/O TPB– 27 Cable I/O TPBIAS 31 Cable I/O Twisted-pair bias output. This provides the 1.86 V nominal bias voltage needed for proper operation of the twisted-pair cable drivers and receivers, and for signaling to the remote nodes that there is an active cable connection. XI XO 42 43 Crystal – Crystal oscillator inputs. These terminals connect to a 24.576-MHz parallel resonant fundamental mode crystal. The optimum values for the external shunt capacitors are dependent on the specifications of the crystal used (see crystal selection in the Application Information section). When an external clock source is used, XI should be the input and XO should be left open, and the clock must be supplied before the device is powered on. NAME PHP NO. PLLGND Twisted-pair cable B differential signal terminals. Board traces from the pair of positive and negative differential signal terminals should be kept matched and as short as possible to the external load resistors and to the cable connector. DVDR3350H IC7401 - 4x10bit Decodificador de Vídeo Digital com microvision DIAGRAMA EM BLOCO Copy Protection Detector VBI Data Slicer CVBS/Y/G Analog Front End CVBS/ Pb/B/C CVBS/ Y/G VI_1_A VI_1_B Composite and S-Video Processor ADC1 VI_1_C CVBS/Y VI_2_A C VI_2_B VI_2_C VI_3_B 5-line Adaptive Comb ADC2 M U X VI_3_A CVBS/ Pr/R/C Y/C Separation C Chroma Processing YCbCr Y[9:0] C[9:0] FSS Component Processor Pb/B Gain/Offset Pr/R CVBS/Y VI_4_A Luma Processing Output Formatter Y/G ADC3 VI_3_C Y ADC4 Color Space Conversion YCbCr GPIO SCL DB FSO DR DG GLCO HS/CS FID Host Interface VS/VBLK AVID RESETB DATACLK XTAL2 PWDN XTAL1 Timing Processor with Sync Detector Figura 8-14 CONFIGURAÇÃO DO PINO VI_1_A CH1_A18GND CH1_A18VDD PLL_A18GND PLL_A18VDD XTAL2 XTAL1 VS/VBLK/GPIO HS/CS/GPIO FID/GPIO C_0/GPIO C_1/GPIO DGND DVDD C_2/GPIO C_3/GPIO C_4/GPIO C_5/GPIO IOGND IOVDD PFP PACKAGE (TOP VIEW) 80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61 1 60 2 59 3 58 4 57 5 56 6 55 7 54 8 53 9 52 10 51 11 50 12 49 13 48 14 47 15 46 16 45 17 44 18 43 19 42 20 41 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 CH4_A33VDD CH4_A33GND VI_4_A CH4_A18GND CH4_A18VDD AGND DGND SCL SDA INTREQ DVDD DGND PWDN RESETB FSS/GPIO AVID/GPIO GLCO/I2CA IOVDD IOGND DATACLK VI_1_B VI_1_C CH1_A33GND CH1_A33VDD CH2_A33VDD CH2_A33GND VI_2_A VI_2_B VI_2_C CH2_A18GND CH2_A18VDD A18VDD_REF A18GND_REF CH3_A18VDD CH3_A18GND VI_3_A VI_3_B VI_3_C CH3_A33GND CH3_A33VDD Figura 8-15 C_6/GPIO/RED C_7/GPIO/GREEN C_8/GPIO/BLUE C_9/GPIO/FSO DGND DVDD Y_0 Y_1 Y_2 Y_3 Y_4 IOGND IOVDD Y_5 Y_6 Y_7 Y_8 Y_9 DGND DVDD SDA Sampling Clock 67 68 DVDR3350H DESCRIÇÃO DO PINO TERMINAL NAME NUMBER I/O DESCRIPTION Analog Video VI_1_A 80 VI_1_B 1 VI_1_x: Analog video input for CVBS/Pb/B/C VI_1_C 2 VI_2_x: Analog video input for CVBS/Y/G VI_2_A 7 VI_3_x: Analog video input for CVBS/Pr/R/C VI_2_B 8 VI_2_C 9 VI_3_A 16 VI_3_B 17 VI_3_C 18 VI_4_A 23 VI_4_A: Analog video input for CVBS/Y I Up to 10 composite, 4 S-video, and 2 composite or 3 component video inputs (or a combination thereof) can be supported. The inputs must be ac-coupled. The recommended coupling capacitor is 0.1 μF. The possible input configurations are listed in the input select register at I2C subaddress 00h (see Section 2.11.1). Clock Signals DATACLK 40 O Line-locked data output clock. XTAL1 74 I External clock reference input. It may be connected to an external oscillator with a 1.8-V compatible clock signal or a 14.31818-MHz crystal oscillator. XTAL2 75 O External clock reference output. Not connected if XTAL1 is driven by an external single-ended oscillator. C[9:0]/ GPIO[9:0] 57, 58, 59, 60, 63, 64, 65, 66, 69, 70 O Digital video output of CbCr, C[9] is MSB and C[0] is LSB. Unused outputs can be left unconnected. Also, these terminals can be programmable general-purpose I/O. D_BLUE 58 I Digital BLUE input from overlay device D_GREEN 59 I Digital GREEN input from overlay device D_RED 60 I Digital RED input from overlay device FSO 57 I Fast-switch overlay between digital RGB and any video Y[9:0] 43, 44, 45, 46, 47, 50, 51, 52, 53, 54 O Digital Video For the 8-bit mode, the two LSBs are ignored. Digital video output of Y/YCbCr, Y[9] is MSB and Y[0] is LSB. For the 8-bit mode, the two LSBs are ignored. Unused outputs can be left unconnected. Miscellaneous Signals FSS/GPIO 35 I/O Fast-switch (blanking) input. Switching signal between the synchronous component video (YPbPr/RGB) and the composite video input. Programmable general-purpose I/O GLCO/I2CA 37 I/O Genlock control output (GLCO). Two Genlock data formats are available: TI format and real time control (RTC) format. During reset, this terminal is an input used to program the I2C address LSB. INTREQ 30 O Interrupt request PWDN 33 I Power down input: 1 = Power down 0 = Normal mode RESETB 34 I Reset input, active low DVDR3350H TERMINAL NAME NUMBER I/O DESCRIPTION Host Interface SCL 28 I SDA 29 I/O I2C clock input I2C data bus Power Supplies AGND 26 I Analog ground. Connect to analog ground. A18GND_REF 13 I Analog 1.8-V return A18VDD_REF 12 I Analog power for reference 1.8 V CH1_A18GND CH2_A18GND CH3_A18GND CH4_A18GND 79 10 15 24 I Analog 1.8-V return CH1_A18VDD CH2_A18VDD CH3_A18VDD CH4_A18VDD 78 11 14 25 I Analog power. Connect to 1.8 V. CH1_A33GND CH2_A33GND CH3_A33GND CH4_A33GND 3 6 19 22 I Analog 3.3-V return CH1_A33VDD CH2_A33VDD CH3_A33VDD CH4_A33VDD 4 5 20 21 I Analog power. Connect to 3.3 V. DGND 27, 32, 42, 56, 68 I Digital return DVDD 31, 41, 55, 67 I Digital power. Connect to 1.8 V. IOGND 39, 49, 62 I Digital power return IOVDD 38, 48, 61 I Digital power. Connect to 3.3 V or less for reduced noise. PLL_A18GND 77 I Analog power return PLL_A18VDD 76 I Analog power. Connect to 1.8 V. HS/CS/GPIO 72 I/O Horizontal sync output or digital composite sync output Programmable general-purpose I/O VS/VBLK/GPIO 73 I/O Vertical sync output (for modes with dedicated VSYNC) or VBLK output Programmable general-purpose I/O FID/GPIO 71 I/O Odd/even field indicator output. This terminal needs a pulldown resistor. Programmable general-purpose I/O AVID/GPIO 36 I/O Active video indicator output Programmable general-purpose I/O Sync Signals 69 70 DVDR3350H IC7501- TPS2041- Chaves de Distribuição de Energia DIAGRAMA EM BLOCO Power Switch † CS IN OUT Charge Pump EN Driver Current Limit OC UVLO Thermal Sense GND †Current Sense Figura 8-16 CONFIGURAÇÃO DO PINO TPS2041 D OR P PACKAGE (TOP VIEW) GND IN IN EN 1 8 2 7 3 6 4 5 Figura 8-17 OUT OUT OUT OC DVDR3350H DESCRIÇÃO DO PINO TERMINAL NO. NAME I/O D OR P DESCRIPTION TPS2041 TPS2051 EN 4 – I Enable input. Logic low turns on power switch. EN – 4 I Enable input. Logic high turns on power switch. GND 1 1 I Ground IN 2, 3 2, 3 I Input voltage OC 5 5 O Over current. Logic output active low 6, 7, 8 6, 7, 8 O Power-switch output OUT IC7521 - 2A Chave reguladora de ajuste Step Down DESCRIÇÃO E CONFIGURAÇÃO DO PINO PINO DE CONEXÃO OUT 1 8 VCC GND 2 7 GND GND 3 6 GND COMP 4 5 FB D02IN1367 DESCRIÇÃO DO PINO N° Pin Function 1 OUT Regulator Output. 2,3,6,7 GND Ground. 4 COMP 5 FB 8 VCC E/A output for frequency compensation. Feedback input. Connecting directly to this pin results in an output voltage of 1.23V. An external resistive divider is required for higher output voltages. Unregulated DC input voltage. 71 72 DVDR3350H IC7595 - Séries Detector de Tensão com Atraso de Programação DIAGRAMA EM BLOCO 2 Input 1 Reset Output RD Vref 3 Gnd 5 CD Figura 8-18 DESCRIÇÃO E CONFIGURAÇÃO DO PINO PINOS CONECTORES E DIAGRAMA (VISTA SUPERIOR) 1 Input 2 Ground 3 5 CD xxxYW Reset Output 4 N.C. xxx = 302 or 303 Y = Year W = Work Week Figura 8-19 DVDR3350H 73 VISTA EXPLODIDA DO APARELHO 3139 249 3240 2005-10-26 Exploded View of the Set Figura 9-1